- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章 原理图与宏功能模块设计.ppt
第4章 原理图与宏功能模块设计 4.1 Quartus II原理图设计 4.4.1 Megafunctions库 习 题 习 题 习 题 I/O模块库 锁相环模块设计举例 参数化锁相环宏模块altpll以输入时钟信号作为参考信号实现锁相,从而输出若干个同步倍频或者分频的片内时钟信号。与直接来自片外的时钟相比,片内时钟可以减少时钟延迟,减小片外干扰,还可改善时钟的建立时间和保持时间,是系统稳定工作的保证。不同系列的芯片对锁相环的支持程度不同,但是基本的参数设置大致相同,下面便举例说明altpll的应用。 (1)输入altpll宏功能模块 选择芯片和设置参考时钟 锁相环控制信号设置 输入时钟设置 (2)编译和仿真 锁相环电路 功能仿真波形 存储模块库 存储器模块设计举例 ROM(Read Only Memory,只读存储器)是存储器的一种,利用FPGA可以实现ROM的功能,但其不是真正意义上的ROM,因为FPGA器件在掉电后,其内部的所有信息都会丢失,再次工作时需要重新配置。 Quartus II提供的参数化ROM是lpm_rom,下面用一个乘法器的例子来说明它的使用方法,这个例子使用lpm_rom构成一个4位×4位的无符号数乘法器,利用查表方法完成乘法功能。 数据线、地址线宽度设置 控制端口设置 添加.mif文件 如下图所示就是基于ROM实现的4位×4位的无符号数乘法器电路图,其参数设置为: LPM_WIDTH=8 LPM_WIDTHAD=8 LPM_FILE=mult_rom.mif 仿真结果 4.4.2 Maxplus2库 Maxplus2库主要由74系列数字集成电路组成,包括时序电路宏模块和运算电路宏模块两大类,其中时序电路宏模块包括触发器、锁存器、计数器、分频器、多路复用器和移位寄存器,运算电路宏模块包括逻辑预算模块、加法器、减法器、乘法器、绝对值运算器、数值比较器、编译码器和奇偶校验器。 对于这些小规模的集成电路,在数字电路课程中有详细的介绍,其调入方法与Megafunction库中的宏模块相同,只是端口和参数无法设置。 计数器74161设计举例 模10计数器 仿真结果 4.4.3 Primitives库 缓冲器库 引脚库 存储单元库 逻辑门库 其他模块 4-1 基于Quartus II软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,设计一个4分频和8分频电路,做波形仿真。 。 4-2 基于Quartus II软件,用7490设计一个能计时(12小时)、计分(60分)和计秒(60秒)的简单数字钟电路。设计过程如下: (1)先用Quartus II的原理图输入方式,用7490连接成包含进位输出的模60的计数器,并进行仿真,如果功能正确,则将其生成一个部件; (2)将7490连接成模12的计数器,进行仿真,如果功能正确,也将其生成一个部件; (3)将以上两个部件连接成为简单的数字钟电路,能计时、计分和计秒,计满12小时后系统清0重新开始计时。 (4)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,能随意调整小时、分钟信号,增加整点报时功能等。 4-3 基于Quartus II软件,用74161设计一个模99的计数器,个位和十位都采用8421BCD码的编码方式设计,分别用置0和置1两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。 4-4 基于Quartus II软件,用7490设计一个模71计数器,个位和十位都采用8421BCD码的编码方式设计,完成原理图设计输入、编译、仿真和下载整个过程。 4-5 基于Quartus II,用74283(4位二进制全加器)设计实现一个8位全加器,并进行综合和仿真,查看综合结果和仿真结果。 4-6 基于Quartus II,用74194(4位双向移位寄存器)设计一个序列产生器电路,进行编译和仿真,查看仿真结果。 4-7 基于Quartus II软件,用D触发器和适当的门电路实现一个输出长度为15的m序列产生器,进行编译和仿真,查看仿真结果。 4-8 采用Quartus II软件的宏功能模块lpm_counter设计一个模60加法计数器,进行编译仿真,查看仿真结果。 4-9 采用Quartus II软件的宏功能模块lpm_rom,用查表的方式设计一个实现两个8位无符号数加法的电路,进行编译仿真。 4-10 先用lpm_rom设计4bit×4bit和8bit×8bit乘法器各一个,再用Verilog分别设计4bit×4bit和8bit×8bit
您可能关注的文档
最近下载
- 1系统科学概述.ppt VIP
- 2015年分组微波设备采购项目现场测试报告(华为).docx VIP
- 人教版二年级上册数学全册教学设计(配2025年秋新版教材).docx
- 质量管理体系-“质量管理体系-“9 绩效评价”之“9.1 监视、 测量、 分析和评价 ”理解与应用培训指导材料”(雷泽佳编制2024B0).docx VIP
- 婴幼儿发展引导员理论考试题库500题(含答案).docx VIP
- TB10754-2010 高速铁路轨道工程施工质量验收标准.docx VIP
- (高清版)DB12∕T 933-2020 软枣猕猴桃生产技术规程 .pdf VIP
- IE基础知识培训(内部培训)课件.ppt VIP
- 2022数字电网构建新能源的新型电力系统白皮书.docx VIP
- 质量管理体系-“7 支持”理解与应用培训指导材料(雷泽佳编制2024B0).docx VIP
文档评论(0)