- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附件1: 学 号:
课 程 设 计
题 目 简单数字频率计的设计与制作 学 院 专 业 电气工程及其自动化 班 级 姓 名 指导教师
年 月 日
课程设计任务书
学生姓名: 专业班级:
指导教师: 工作单位:
题 目: 简单数字频率计的设计与制作
初始条件:
要求用直接测量法测量输入信号的频率
输入信号的频率为1~9999HZ
要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)
设计任务及要求
方案比较及认证
系统框图,原理说明
硬件原理,完整电路图,采用器件的功能说明
调试记录及结果分析
对成果的评价及改进方法
总结(收获及体会)
参考资料
附录:器件表,芯片资料
时间安排:
6月27日~7月30日:明确课题,收集资料,方案确定
7月30日~7月2日:整体设计,硬件电路调试
7月2日~7月4日;报告撰写,交设计报告,答辩
指导教师签名:
摘要 3
1 方案选择、结构设计与原理说明 4
1.1方案列举 4
1.2方案优缺点及选取 4
1.3结构设计 5
1.4原理说明 5
2、硬件电路设计 5
2.1时基信号电路 5
2.2计数电路 6
2.3译码显示电路 6
2.4总电路 7
3、 仿真以及电路搭建 8
3.1电路仿真 8
3.2电路搭建 8
3.3调试电路注意事项 9
3.4调试结果 9
结束语 11
参考文献 11
附件一、所用芯片及其它器件说明 12
4.1 555定时器 12
4.2 74LS160计数器 12
4.3 数码译码显示器 14
4.3.1 七段译码管 14
4.3.2 BCD 码七段译码驱动器 15
摘要 本课题主要选择以集成芯片作为核心器件,设计了一个简易数字频率计,以7448译码器和计数器,555为核心,由一秒使能、信号输入、计数、数据处理和数据显示等功能模块组成。时基信号电路:通过555产生一个高电平一秒单稳信号;计数器译码电路:通过74ls160计单位时间内脉冲个数,把十进制计数器计数结果译成BCD码;显示:把BCD码译码在数码管显示出来。设计中采用了单稳控制计数器的使能端与置零段,可实现对频率的实时采集,通过数码管显示,更方便使用者对频率的读取。 关键字:计数器 multisim软件 7448 74ls160 555定时器
简单数字频率计的设计与制作
1 方案选择、结构设计与原理说明
1.1方案列举
可选方案有如下两种 方案一:将待测信号与0.5HZ的标准方波信号相与,再通过计数电路采集,经过锁存器锁存一秒,通过译码显示电路将所测频率读出来。
方案二:设计一个一秒的高电平信号,作为使能信号控制计数器工作一秒,提供标准的时间脉冲信号,通过计数器记录下待测信号一秒内的上升沿个数,通过译码显示电路将所测频率读出来。
1.2方案优缺点及选取
方案一:可以实现对频率的实时监控,将频率显示在数码管上,并锁存一秒,当频率为变化频率时,每间隔一秒读取一次频率。
方案二:集成电路选取较少,可实现对频率的间断读取,每当按下工作开关时及时开始读取频率。且所选的单元电路都是我们在模电和数电课上学到的知识,并且这些单元电路很常用,也很便宜,所以易于购买。它的整体结构也简单便于组装和调试,也容易出结果并且能巩固我们所学的知识。
综合以上两种频率计的设计方案,通过考虑设计方案设计复杂程度、调试难易程度及所用的元器件的价格等几个方面,得出:应选用方案二。
1.3结构设计
1.4原理说明
需要测的是待测信号的频率,即可等效成为测量待测信号在一秒时间内的上升沿数。通过一秒时基电路给计数器使能端一秒的高电平,让计数器工作一秒,把待测信号接在计数器的CP端即可实现对测量待测信号在一秒时间内的上升沿数的采集。再把十进制计数器计数结果译成BCD码,把BCD码译码在数码管显示出来。即完成了简单数字频率计的设计。
2、硬件电路设计
2.1时基信号电路
通过555芯片构造的单稳电路作为本实验的时基信号电路。每当使用开关被触发时,单稳电路产生一个一秒的高电平。
给合适的电阻电容即可。 图1时基电路
电路图如图1时基电路图所示。
2.2计数电路
通过时基电路产生的一秒高电平信号来控制74LS160的使能端,74LS160的CP端接待测信号,74LS160的清零端由工作开关来控制,当工作开关被触发时,74LS160清零,数字从零开始增加,每一个上升沿就加一。即可实现对频率的采
文档评论(0)