数字逻辑电路实验指导书.docVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 第一篇 实验箱介绍 1 第一章 系统概述 1 第二章 通用电路简介 2 第二篇 基本实验 4 实验一 常用仪器使用及测试 4 实验二 门电路逻辑功能 6 实验三 组合逻辑电路(一) 10 实验四 组合逻辑电路(二) 13 实验五 触发器 17 实验六 时序逻辑电路(一) 22 实验七 时序逻辑电路(二) 24 实验八 D/A、A/D转换 27 第三篇 综合设计性实验 31 综合设计实验一 四路智能竞赛抢答器 31 综合设计实验二 电子秒表 33 第四篇 附录 35 常用芯片的引脚功能 35 第一篇 实验箱介绍 第一章系统概述 系统结构框图 DJ-数字逻辑主要由电源接口通用电路等组成系统结构框图如下:系统组成 该实验系统主要有以下内容组成:电源参数:+5V/2.A,±12V/0.5A。 信号源:提供组正负单脉冲一组频率1Hz、10H、100H、1Hz、10Hz、100Hz、Hz、Hz、10MHz、100MHz。 (3)一组时序信号T1~T4~~主板上设有16P、20P、40P可靠的IC插座提供显示器,16位电平输入,16位二进制电平显示器。 第二章通用电路简介一二十进制七段译码显示器 二十进制七段译码显示器共位,、、、D、、和七段,译码器采用CD4511,显示器采用共阴0.5英寸显示器译码器的输入端对应于每一位的8、4、2、1插孔下图为二十进制七段译码显示器电路图。 二十六位二进制电平显示器 电平显示器如图,由三74LS04电路驱动发光二极管。当输入端为高电平时,对应的发光二极管亮,表示逻辑1’,当输入端为低电平时,对应的发光二极管不亮,表示逻辑0’。 图2.2 电平显示器 三十六位逻辑开关 逻辑电平开关由十六个开关电路组成其电路如图23,当开关往上时,产生逻辑高电平1’,当开关往下时,产生逻辑低电平0’。 四单脉冲电路 单脉冲电路有,其中单脉冲电路采用消抖动的R-S电路,电路如图24,每按一下单脉冲键,产生正负脉冲各一个。 第二篇 基本实验 实验 一实验目的 熟悉 2、熟悉数字及示波器使用方法。 二实验原理DJ-SD8型实验箱中,集中了各种元件、插座、控制开关、显示器件、电源和脉冲信号源等,还有很多用于连线的插口,可以完成大部分数字逻辑电路的实验。 三实验仪器及材料 数字双踪示波器74LS04 六非门 1片 四预习要求 2、预习74LS04芯片的引脚位置及作用。 五实验内容 实 测 值 频率读数 峰峰值 频率 周期 10KHz       100KHz       电压值 逻辑电平开关 电流值 电阻读数(理论值) 电阻值 (实测值) 10Hz       10K R1= 10MHz     R2=   R3= 3、74LS04芯片测试 (1)74LS04为六非门集成芯片,如图1.1所示,74LS04芯片7脚为GND、14脚为Vcc,首先在没有接通实验箱电源的情况下接好7脚和14脚。 数字逻辑电路实验中,所用芯片绝大多数都是中间脚为GND,最后一个脚为Vcc。例如一个20脚的DAC0832芯片,10脚为GND、20脚为Vcc。 图1.1 74LS04 (2)将74LS04的1脚接手动脉冲,2脚接逻辑电平显示任意一个插口,按下手动单脉冲1~2秒,注意观察逻辑电平显示的状态。 (3)将74LS04的3脚同时接1KHz固定脉冲信号以及数字示波器CH1,4脚接数字示波器CH2,观察并记录所示波形及峰峰值Vp-p填写表1.3,对比波形并总结非门的作用。 表1.3 测量端口 峰峰值 波形 3脚 4脚 六实验报告及分析 按各步骤要求填表: (2)数字万用表在测量电阻时,有哪几种情况显示“1. ”? 实验门电路逻辑功能 一实验目的 熟悉门电路逻辑功能。 熟悉数字电路及使用方法。 二实验原理 图为门电路图,其基本功能是当两个输入端1’时,输出为‘0’;。即: 。 它是衡量门电路开关速度的参数。它是指输出波形边沿0.5Vm点相对于输入波形对应边沿的0.5Vm点的时间延迟。如示,门电路的导通延迟时间为,截止延迟时间为,则平均传输延迟时间为: 三实验仪器及材料 数字双踪示波器74LS00 二输入端四与非门 2片 74LS六非门 1片 74LS86二输入端四异或门 1片 四预习要求 门电路逻辑表达式。 熟悉所用集成电路的引脚位置。五实验内容测试门电路逻辑功能 1)选用与非门74LS0一按图接线输入端、分别接电平开关,输出端接电平显示发光二极管(L~L1任意一个)。 (2)将电平开关按表置位,分别测出输出

文档评论(0)

企管文库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档