三本开题报告模板 l李奔3【荐】.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
三本开题报告模板 l李奔3【荐】.doc

西安工业大学北方信息工程学院 毕业设计(论文)开题报告 题目: 基于DDS的低频正弦信号发生器设计 系 ():专 业:班 级: 学 生: 学 号: 指导教师: 在电子、通信等设备与产品的设计、开发及调试中,常需用到精度较高的正弦信号。一般的正弦信号发生器在低频输出时的频率稳定度和精度都不高,很多时候难以满足实际需求。本课题以直接数字频率合成技术(DDS)为基础,结合ARM处理器的使用,设计一个低频正弦波信号发生器,具有较高的频率精度和稳定度,可应用于各种需要较高精度的低频正弦信号的场合? 本课题所要设计的低频正弦信号发生器的主要性能指标要求如下: 频率范围为DC-25KHz, (2)频率分辨率1.5Hz(3)输出信号幅度0-5V可调(4)具备工作参数与状态的LCD显示功能 本课题将结合32位ARM处理器STM32F103、DDS芯片、LCD显示屏、Protel99se及Keil开发环境完成整个信号发生器的软硬件设计,具体设计内容包括: 设计方案的确定, 原理图的绘制, 硬件的调试及软件的编写。 工作原理:如图1所示数据通过RS323接口传输到平转换模块,再传输给ARM处理器,由显示模块显示出来,根据显示模块,通过按键模块进行大小调整然后传输给DDS模块,成正弦脉冲波,波形调整输出。 2.3 课题实现的相关技术选择 电平转换模块:Max232芯片,从MAX232芯片中的两路发送接收中任选一路作为接口,要注意其发送与接收引脚对应,否则可能对器件或计算机串口造成永久性损坏。如选他T1IN接单片机的发送端TXD,则PC机、的RS—232的接收端RD一定要对应接T1OUT引脚。同时,R1OUT接单片机的接受端RXD引脚,则PC机的RS—232的发送端TD一定要对应接R1IN引脚。 DDS 模 块 :ML2035芯片 波形调整模块:LM324芯片利用二阶有源低通滤波电路加上同相比例放大电路来实现,对此运算放大器运用虚短和虚断可知产生正弦波 ARM处理器 :32F103、DDS芯片 显示模块 :LCD显示屏 软件开发环境:Protel99se 硬件开发环境:Keil ML2035 原理框图如上图所示。其内部主要由串行输入接口、相位累加器、正弦波发生器和晶体振荡器4 大部分组成。串行输入接口电路负责将用户输入的16 位串行频率控制字转化为并行数据, 并传送给相位累加器,控制相位生成的速度;然后,相位累加器把21 位累加和的高9 位作为有效数据传送给正弦波发生器;正弦波发生器把这9 位数据的最高位作为符号位,次最高位作为象限位,低7 位作为正弦搜索表的查表地址,以生成4 象限的波形样值数据;最后,波形数据传送到一个8 位的数模转换器, 形成正弦脉冲波,经过一个低通滤波器平滑波形后输出。 3.2 LM324: 如上图所示LM324系列由四个独立的,高增益,内部频率补偿运算放大器,其中专为从单电源供电的电压范围经营。从分裂电源的操作也有可能和低电源电流消耗是独立的电源电压的幅度。 应用领域包括传感器放大器,直流增益模块和所有传统的运算放大器现在可以更容易地在单电源系统中实现的电路。例如,可直接操作的LM324系列,这是用来在数字系统中,轻松地将提供所需的接口电路,而无需额外的±15V电源标准的5V电源电压。 3.3 STM32 共有最多3个ADC模块,最多21个ADC输入通道特性: 12位分辨率 自校准 转换结束,注入转换结束和发生模拟看门狗事件时产生中断 带内嵌数据一致的数据对齐 非常丰富的操作模式 双重模式(带2个或以上ADC的器件) ADC转换时间: 1μs:ADC时钟为14MHz时达到最快 14个时钟周期,转换周期可调:14、20、26、41、54、68、84、252 ADC供电要求:2.4V~3.6V ADC输入范围:VREF-≤VIN≤VREF+ 规则通道转换期间有DMA请求产生 3.4难点及解决方案: 难点:对于各个模块,没有详细了解。比如STM32 解决方案:通过网上资料,询问导师,学长,得以解决。 4.完成本课题的工作方案及进度计划(按周次填写) 第1-3周:查阅资料,理解题目,撰写开题报告 第4-5周:确定研究方案 第6-8周:完成基本原理框图 第9-10周:完成英文翻译、中期报告 第11-14周:编写程序 第15-16周:完善仿真模型 第17周:导师验收 5指导教师意见(对课题的深度、广度及工作量的意见) 指导教师: 年 月 日 6所在系审查意 系主管领导: 年 月 日 参考文献 [1] AR

文档评论(0)

wulf + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档