- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA 实验题目
实验一 MAXPLUS II软件开发环境的使用
实验目的
1.熟悉MAXPLUSII软件开发环境。
2.掌握EDA开发工具中数字逻辑电路的设计流程和基本步骤。
3.熟练掌握图形编辑器的使用方法。
4.熟练掌握一个设计的编译综合环节、器件设定与管脚绑定环节以及波形仿真环节。
实验内容与要求
1.在图形编辑器中采用LPM图元设计一个4-16译码器,以decoder16.gdf命名保存。将器件设定为EPM7128LC84-6。输入D、C、B、A绑定到10,11,12,13管脚,输出Y0….Y15按顺序绑定到60至75管脚。进行波形仿真,验证功能正确。分析节点A到节点y15的最短延时。(5分)
2.在图形编辑器中,采用基本门电路设计一个一位的全加器,以FADDER.gdf命名保存。器件设定为EPM7128LC84-6。输入Ain、Bin、Cin(进位输入)分别绑定到Pin21、22、23,输出So、Co分别绑定到Pin41、42。进行波形仿真验证其功能正确。分析输入节点到输出节点的最短时间。(5分)
实验二 图形编辑器与波形仿真器的综合使用(2)
实验目的
1.进一步熟悉MAXPLUSII软件开发环境与数字逻辑电路的设计流程和基本步骤。
2.掌握图形编辑器中总线的绘制与节点命名的方法,学习文本编辑器的使用。
3.熟练掌握输入时序的设计与编辑,学会通过波形仿真工具修改设计错误的技巧。
实验内容与要求
1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。(5分)
2.修改这个计数器的归零值,使其计数到119就归零,增加异步清零功能,加法计数/减法计数控制功能。 (3分)
3.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。(2分)
实验二 图形编辑器与波形仿真器的综合使用
实验目的
1.进一步熟悉MAXPLUSII软件开发环境与数字逻辑电路的设计流程和基本步骤。
2.掌握图形编辑器中总线的绘制与节点命名的方法。
3.熟练掌握输入时序的设计与编辑,学会通过波形仿真工具修改设计错误的技巧。
实验内容与要求
1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。(6分)
2.在上述设计基础上增加异步清零功能,加法计数/减法计数控制功能,置数功能。(3分)
3.在第二步的基础上,修改这个计数器的归零值,使其计数到119就归零。(1分)
实验三 使用文本编辑器设计VHDL程序
实验目的
1.熟悉MAXPLUSII软件开发环境中VHDL程序的设计。
2.掌握VHDL语言的基本结构、格式与语法。
3.学习使用消息提示器跟踪并分析程序设计错误的能力。
4.进一步掌握输入时序的设计与编辑,以及通过波形仿真工具修改设计错误的技巧。
实验内容与要求
1.在文本编辑器中使用VHDL语言设计一个8-3编码器,以xxxc83.vhd命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求输入节点命名为d0…d7,低电平有效;使能端节点名为EN,低电平有效;输出节点命为A、B、C。进行波形仿真,验证功能正确。分析其出现竞争冒险的可能性。(6分)将上述设计定义成一个Symbol图元,在图形编辑器中将其级联成一个16-4编码器,命名为xxx164.gdf。(3分)
2.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。(1分)
实验四 EDA实验箱的使用及组合逻辑电路的设计
实验目的
1.熟悉EDA实验箱的各种硬件资源的位置、功能、特点与使用方法。
2.掌握实现设计电路下载到芯片的关键设置与基本步骤。
3.掌握使用VHDL语言设计组合逻辑电路的方法。
4.掌握利用实验箱上的输入信号和输出显示器件在线测试设计电路的方法。
实验内容与要求
1.利用文本编辑器和VHDL语言设计一个半加器和或门,将其定义成Symbol图元,在图形编辑器中利用这些Symbol将其设计成一个全加器。下载到CPLD芯片中,接入输入电平信号和输出LED显示器,通电验证并抄写其真值表。(5分)
2.利用VHDL语言设计一个4-16译码器,下载后实现。(3分)
3.利用VHDL语言设计一个4位向量乘
文档评论(0)