可编程器件EDA技术与实践试卷答案7.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程器件EDA技术与实践试卷答案7.doc

华北航天工业学院试题 课程名称:可编程器件EDA技术与实践 试卷种类:期末考试(A)卷,共5页 班级: 姓名: 学号: 成绩: ——————————————————————————————— 一 二 三 四 五 一、填空题(20分) 1.利用EDA技术进行电路设计时设计输入有多种方式,如:波形输入方式 、原理图输入方式、文本输入方式。 2.CPLD的基本结构看成由可编程逻辑宏单元、可编程I/O控制模块、可编程内部连线三部分组成。 3.根据数字系统的功能定义,可将整个系统划分为两个子系统:数据处理子系统和控制子系统。 4.VHDL实体部分的端口模式用来说明信号的流动方向,共有四种类型: IN 、OUT 、 BUFFER 、 INOUT 。 5.结构体的结构化描述主要描述电路的组成,即元件之间的互连。主要用元件例化语句和生成语句来实现。 6.VHDL语言的操作符有四种,即逻辑运算符、关系运算符、算术运算符、并置运算符。 7.VHDL文字主要包括数值型文字和标识符。 三、简答题20分(每题5分) 简述的MUX+PLUSⅡ的设计流程。 答:MAX+PLUSⅡ的设计过程包括设计项目的建立与设计的输入、设计编译、设计校验(仿真和定时分析)、器件编程四个步骤。 设计输入:可以采用原理图输入、HDL语言描述、及波形输入等几种方式。 设计编译:先根据设计要求设定编译参数和编译策略,如器件的选择、逻辑综合方式的选择等。然后根据设定的参数和策略对设计项目进行网表提取、逻辑综合和器件适配,并产生报告文件、延时信息文件及编程文件,供分析仿真和编程使用。 设计校验(项目仿真):包括功能仿真、时序仿真和定时分析,可以利用软件的仿真功能来验证设计项目的逻辑功能是否正确。 器件编程与验证:用经过仿真确认后的编程文件通过编程器(Programmer)将设计下载到实际芯片中,最后测试芯片在系统中的实际运行性能。 在设计过程中,如果出现错误,则需重新回到设计输入阶段,改正错误或调整电路后重复上述过程。 简述PROCESS语句结构的三部分构成,并说明进程语句、顺序语句和信号之间的关系。 答:PROCESS语句结构是由三部分构成的,即进程说明部分,顺序描述语句部分和敏感信号参数表。 各个进程是并行运行的,无先后之分,必须放在结构体中;顺序语句是按顺序运行的,有先后之分,必须放在进程中;信号放在结构体和进程之间,是用以完成各个进程之间数据交换。 试述EDA软件系统包含那些模块。 答:设计输入子模块,设计数据库子模块,分析验证子模块,综合仿真子模块,布局布线子模块等。 4.简述WITH_SELECT_WHEN选择信号赋值语句和CASE_WHEN 顺序语句的异同。 答:WITH_SELECT_WHEN选择信号赋值语句中是逗号,最后是分号;是并行语句,必须放在结构体中。 CASE_WHEN 顺序语句中是分号;是顺序语句,必须放在进程中。 三、判断下列程序是否有错误,如有则指出错误所在(10分) 程序: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY zyt12 IS PORT(R,EN,CP: IN STD_LOGIC; Q: BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0); CO: OUT STD_LOGIC); END zyt12; ARCHITECTURE c10 OF zyt12 is BEGIN CO=1 WHEN(EN=1 AND Q=1011) ELSE; 0; PROCESS(R,CP) BEGIN IF R=1 THEN Q=0000; ELSIF (CPEVENT AND CP=1) THEN IF EN=0 THEN Q=Q; ELSIF Q=1011 THEN Q=“0000”; ELSE Q=Q+1; END IF; END IF; END PROCESS; END c10; 四、解释程序 (30分) 要求: 解释带有下划线的语句。 画出该程序的原理图符号。 说明该程序逻辑功能。 程序1: Library i

文档评论(0)

ziyouzizai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档