- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3计算机组成原理-3-2-alu,alu原理,alu工作原理,计算机组成原理,计算机组成原理pdf,计算机硬件及组成原理,计算机组成原理视频,计算机组成原理试题,计算机组成原理答案,计算机组成原理实验
1 0 0 1 Ai+Bi AiBi 1 0 1 0 1 0 1 Ci-1 Ci S3 S2 Bi S1 S0 Ai Fi M Ci-1 xi Yi ⊕ ⊕ (Ai+Bi) ⊕AiBi M=1:Fi=(Ai + Bi) AiBi 1=Ai Bi 1=Ai Bi 所以 F = A B 所以 F = A加B M=0:Fi=(Ai+Bi) AiBi Ci-1=Ai Bi Ci-1 = Ai Bi Ci-1 例2. S3S2S1S0 Xi Yi F(M=1) F(M=0) 1 0 0 1 Ai+Bi AiBi A B A加B 3. ALU的进位逻辑 (1)组间串行 16 8 C12 16 8 C8 16 8 C4 16 8 C0 C16 Cn+4 Cn (2)组间并行 17 15 8 74181 CIII 17 15 8 74181 CII 17 15 8 74181 CI 17 15 8 74181 C0 74182并行进位链 GI PI P G ALU 选择器A 选择器B S3 S2 S1 S0 M … … 3.2.4 运算器组织 独立结构 小型存储 器结构 单口 双口 寄存器组 独立R、双口RAM用多路选择器作为ALU的输入逻辑, 单口RAM用锁存器作为ALU的输入逻辑。 1 、带多路选择器的运算器 移位器 ALU 多路选择器 多路选择器 R0 Rn R0. . . Rn R0. . . Rn 内部总线(单向) 特点: R各自独立; 可同时向ALU提供两个操作数; 采用单向内总线。 2 、带输入锁存器的运算器 特点: 单口RAM不能同时向ALU提供两个操作数; 用锁存器暂存操作数; 采用双向内总线。 移位器 ALU 锁存器 锁存器 内部总线(双向) R0 Rn 通用寄存器组(小型存储器) 3 、位片式运算器 特点: 用双口RAM(两地址端、两数据端)作通用寄存器组,可同时提供数据; 用多路选择器作输入逻辑,不需暂存操作数; ALU增加乘、除功能,用乘商寄存器存放乘数、乘积或商。 例. 4位片运算器粗框 移位器 ALU 多路选择器 多路选择器 DO RAM Di B 地址 A 地址 Cn DB DA G、P 控制信息 Cn+4 乘商寄存器 4 4 4 4 4 4 4 4 4 4 4 4 * * 3.2 算术逻辑运算部件 本章需解决的关键问题: 如何以加法器为基础,实现各种 运算处理。 解决思路: 复杂运算 四则运算 加法运算 解决方法: 在加法器的基础上,增加移位传送 功能,并选择输入控制条件。 加法单元 i Ai Bi Ci-1 Ci ∑i (本位操作数) (低位进位) (本位进位) (本位和) 3.2.1 加法单元 1. 加法单元的输入和输出 一个输入为1时, ∑i为1,Ci为0; 两个输入为1时, ∑i为0,Ci为1; 三个输入为1时, ∑i为1,Ci为1。 2. 全加器 (1)逻辑一 ∑i = (Ai + Bi) + Ci-1 Ci = AiBi + (Ai + Bi)Ci-1 Ci ∑i Ai Bi Ci-1 (2)逻辑二 ∑i = (Ai + Bi) + Ci-1 Ci = Ai + Bi + (Ai + Bi)Ci-1 Ci ∑i Ai Bi Ci-1 Ai Bi 3.2.2 并行加法器与进位链逻辑 1.并行加法器 (1)特点:各位同时相加。 例. 先看一个8位数相加的例子 (2)影响速度的主要因素 进位信号的传递 ∑8 ∑7 ∑2 ∑1 A8 B8 A7 B7 A2 B2 A1 B1 C0 1 1 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 0 令 Gi = AiBi
文档评论(0)