- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
答案:
习题一
一、判断下列各题是否正确 。
⑴DSP仅是Digital Signal Processing的缩写形式。 ( X )
答:DSP是Digital Signal Processing和Digital Signal Processor的缩写形式。
⑵数字系统除开电路引入的延时外,处理信号是实时的。 ( X )
答:模拟系统除开电路引入的延时外,处理是实时的。
⑶由于存储器仅16位,C54x芯片最多只能进行两个16位算术逻辑运算。( X )
答:C54x芯片可进行40位算术逻辑运算。
⑷C54x芯片有两个程序地址产生逻辑,以便为流水线提供多个地址。 ( X )
答:C54x芯片只有一个程序地址产生逻辑。
⑸由于是多总线结构,C54x芯片可同时从外部存储器取多个操作数。 ( X )
答:C54x芯片对外只有一组总线,故在同一时刻只能从外部存储器取1个操作数。
⑹C54x芯片从EXP指数编码器获得的指数直接存放到A累加器。 ( X )
答:C54x芯片从EXP指数编码器获得的指数直接存放到T寄存器。
⑺将数据存储器中的数据装入SWWSR中时应使用ST存储指令。 ( X )
答:将数据存储器中的数据装入SWWSR中时应使用STM存储指令。
⑻C54x芯片进行乘法运算时,第16位根据第15位是0或1来确定。 ( X )
答:C54x芯片进行乘法运算时,第16位根据是无符号数还是有符号数来确定。
⑼进行Viterbi算法运算时,(M1+D1)(M2+D2)时,则TC =0。 ( V )
⑽一个周期内取3操作数时要用到 C、D、P总线。 ( V )
二、填空:
⑴C54x片内存储器类型分为 DARAM 、SARAM、ROM。
⑵程序存储器中 FF00h 处存放的是机内自检程序。
⑶用户可以在同一个周期内从同一块 DARAM 取出两个操作数。
⑷利用C54x的单根 XF 输出引脚可方便地获得方波信号输出。
⑸CLKOUT等于CLKIN的条件是PLLNDIV、PLLDIV、 PLLMUL 分别为1、0、15。
⑹HPI存储器在数据存储空间的起始地址为 1000h 。
⑺如要将C54x的FSX引脚设置成输入,则应使 TXM 位为0。
⑻向外部存储器写1个数据要花费 2 个机器周期。
⑼C54x在协调不同速度的外部存储器时要使用 软件等待状态发生器(SWWSR) 。
⑽置ST1的 INTM 为1时,关闭所有的可屏蔽中断。
三、计算题:
(1)PMST=F1FF,则串口0发送中断的中断向量地址为 F1D4H 。
XINT0的中断号为21=15H,即0001 0101,左移两位后为0101 0100
1111 0001 1
0101 0100
1111 0001 1101 0100=F1D4H
(2)将Q15格式数据ED23转换成十进制数后,其十进制数为 -0.147369384765625 。
ED23= 1110 1101 0010 0011→求反加1→ -0001 0010 1101 1101=-4829
-4829/32768=-0.147369384765625
-0.147369384765625×32768=-4829
-4829+65536=60707=ED23H
(3)设有长度为51的循环缓冲器,则该循环缓冲器BK基地址的最低 6 位必须为0。
2N=26=64>51 故N=6
(4)若B=00 00FF 0222H,则执行EXP B后,T中的值为 0008H 。
B=(0000 0000 0000 0000 1111 1111 0000 0010 0010 0010)B
16位冗余符号位,故16-8=8=8H T=008H
习题二
一、判断下列各题是否正确 。
⑴数字系统升级时必需更新硬件和软件。 ( X )
答:数字系统升级时通常只需更新软件。
⑵由于有电路延时,模拟系统处理信号通常是非实时的 。 ( X )
答:模拟系统除开电路引入的延时外,处理信号是实时的。
⑶由于存储器只有16位,C54x芯片只能进行16×8位并行乘法运算。 ( X )
答:C54x芯片可进行17×17位并行乘法运算。
⑷C54x芯片有一个数据地址产生逻辑,从而避免了取数据时的地址冲突。( X )
答:C54x芯片有两个数据地址产生逻辑。
⑸C54x芯片从外部存储器取得的操作数
文档评论(0)