七段数码管设计电路.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
七段数码管设计电路

EDA基础及应用实验项目报告 项目题目: 七段数码管显示电路设计 姓 名: 胡小琴 院 系:电子信息工程学院 专 业:电子信息工程(对口高职) 学 号: 201315294127 指导教师: 徐正坤 综合成绩: 完成时间: 2015年 5月 22日 项目实验内容摘要 1、设计一个共阴7段数码管控制接口,要求:在时钟信号的控制下,使位数码管动态刷新显示0—。设计一个十进制计数器LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY countbasic IS PORT(CLK:IN STD_LOGIC; DOUT:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT:OUT STD_LOGIC); END countbasic ; ARCHITECTURE behav OF countbasic IS BEGIN PROCESS(CLK) VARIABLE Q:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF CLKEVENT AND CLK=1 THEN IF Q9 THEN Q:=Q+1; ELSE Q:=(OTHERS=0); END IF; END IF; IF Q=1001 THEN COUT=1; ELSE COUT=0; END IF; DOUT=Q; END PROCESS; END behav; 程序2 ENTITY countbasic_vhd_tst IS END countbasic_vhd_tst; ARCHITECTURE countbasic_arch OF countbasic_vhd_tst IS -- constants -- signals SIGNAL CLK : STD_LOGIC; SIGNAL COUT : STD_LOGIC; SIGNAL DOUT : STD_LOGIC_VECTOR(3 DOWNTO 0); constant clk_cycle : time := 100 ns; COMPONENT countbasic PORT ( CLK : IN STD_LOGIC; COUT : OUT STD_LOGIC; DOUT : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) ); END COMPONENT; BEGIN i1 : countbasic PORT MAP ( -- list connections between master ports and signals CLK = CLK, COUT = COUT, DOUT = DOUT ); process begin clk = 1; wait for clk_cycle; clk = 0; wait for clk_cycle; end process; END countbasic_arch; 程序3 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY Seg7_Dsp is PORT( CP : IN STD_LOGIC; -- CLOCK SEGOUT : OUT STD_LOGIC_VECTOR(7 DOWNTO 0); -- SEG7 Display O/P SELOUT : OUT STD_LOGIC_VECTOR(7 DOWN

文档评论(0)

wannian118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档