项目2 数据选择器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目二 数据选择器电路设计 班级:09电信 姓名:曾珍 学号:33 实训目标 通过四选一数据选择器的设计,掌握数据选择器的设计方法。 了解Altera MAX+PLUS II原理图输入设计和VHDL语言输入设计的全过程。 实训原理 四选一数据选择器的真值表见表2-1。 表2-1 实训步骤 采用文本编辑法,即利用VHDL语言描述四选一数据选择器。分别采用选择信号赋值、条件信号赋值、IF、语句和Case语句来实现程序设计。然后对其进行编译,编程器件型号选择ACE1k系列的EP1K30TC144-3,完成程序仿真,记录仿真数据。 实训数据 采用选择信号赋值设计的四选一数据选择器的程序。 。 。 。 思考题 Altera MAX+PLUS II进行数字电路设计的一般步骤 项目的设计输入 保存原理图,本实验中命名为test1.gdf。 3、点击File\Project\set project to current file 设置此项目为当前文件,如下图所示。 注意,此操作在你打开几个原有项目文件时尤为重要,否则容易出错。 2、项目的编译与适配 1.选择芯片型号 选择当前项目文件欲设计实现的实际芯片进行编译适配,点击Assign\Device 菜单选择芯片,如下图对话框所示。如果此时不选择适配芯片的话,该软件将自 动把所有适合本电路的芯片一一进行编译适配,这将耗费你许多时间。 2、编译适配 启动MAX+plus II \ Compiler 编译器菜单,按Start 开始编译,并显示编译结 果,生成下载文件。如果编译时选择的芯片是CPLD,则生成 .pof 文件;如果 是FPGA 芯片的话,则生成 .sof 文件,以备硬件下载编程时调用。同时生成 .rpt 报告文件、.sym 符号文件等,可详细查看编译结果。如有错误待修改后再进行 编译适配,如下图所示。注意,此时在主菜单栏里的 Processing 菜单下有许多编 译时的设置选项,视实际情况选择设置。 一)添加仿真激励信号波形 1.启动MAX+plusII\Wavefrom editor 菜单,进入波形编辑窗口,如下图所示。 2、将鼠标移至空白处并单击鼠标右键。 3、选择Enter nodes from snf 选项并按左键确认,出现下图所示对话筐,单 击和按钮,选择欲仿真的所有I/O管脚。 湖北轻工职业技术学院 电子设计自动化实训报告 1 / 4

文档评论(0)

jhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档