模数混合设计高速DAC设计注意事项一.docVIP

  • 3
  • 0
  • 约 3页
  • 2016-09-16 发布于重庆
  • 举报

模数混合设计高速DAC设计注意事项一.doc

模数混合设计高速DAC设计注意事项一

DAC290x Dual 10/12/14bit 125MSPS DAC设计分析 SCH方面: 数据输入端口串联终端匹配22R【高速信号反射考虑,传输线效应:高速信号长线连接】; 时钟采样SMA接口输入;【为了提供低抖动相位时钟输入】 ――――――――――――――――――――――――――――――――――――――― (3)参考源采用LT1004-1.2V 微集成电压参考源,精度达到正负4mV,输出经过电压跟随器缓冲级,同时电压跟随器的输出端考虑到相位裕量所以加了RC电路; (4)DAC模拟输出采用1:1变压器耦合方式,中心抽头0.5V; 变压器阻抗变换;【DAC输出Ro=(49.9+49.9)//100=50欧姆,所以从变压器初级看Ri应该=50欧姆, Ri=n*n*Rl Rl=50欧姆, 所以Ri=50,Ro=Ri 匹配。设计时其实是逆向思考:阻抗匹配原理】 ――――――――――――――――――――――――――――――――――――――― (5)数字供电经过pi型滤波,模拟供电也经过pi型滤波;【10uF是纹波考虑,磁珠是高频噪声抑制考虑,47uF是负载瞬态响应考虑,综合是pi型滤波】 (6)模拟地和数字地采用多点接地;【抑制数字地噪声串到模拟部分】 PCB方面: 主要是数字地和模拟地隔离; 采样多层板有地平面和电源平面,可以做阻抗控制,等电长度处理等等。 模数混合设计:高速DAC设计注意事项一 jlongx@163.com 1 / 3

文档评论(0)

1亿VIP精品文档

相关文档