65纳米工艺下低功耗CAM研究及设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 摘要 Addressable 内容可存取存储器(CAM,ContentMemory)由于其并行比较 可以获得非常快的比较速度而被广泛应用于需要快速查找的应用中,比如微处理 Look.aside 器中全相联TLB(Translation Butier)、Cache中的Tag比较器、图像 编码、Huffman编码与译码等,但是其并行比较带来的大功耗问题同样也是不可 忽视的。因此,除了提高CAM的查找速度之外,设计具有更高稳定性以及更低 功耗CAM已经成为热点。本文研究目的正是要设计一款更低功耗和更高稳定性 的CAM,研究重点是基于低功耗CAM设计技术中的混合型CAM构架进行的优 化设计。 本文首先对低功耗CAM存储器的设计方法进行探讨,然后对CAM整体组 织构架进行分析。并重点分析了几种CAM匹配线构架的优缺点,尤其是混合犁 匹配线构架,并对现有的几种混合型CAM构架的设计进行对比分析。最后,提 出一种优化的混合型CAM构架,使得其中的匹配线电压摆幅降低了一个阈值电 压的幅度,大大降低整个CAM的功耗。同时对于匹配线放电路径的调整,使得 匹配线上的电平抖动大大降低,增加了CAM的工作稳定性,减小匹配错误率。 另外。本文还针对这种优化结构进行了版图绘制及后仿,并给出后仿结果。 基于SMIC65nm标准CMOS仿真工艺,忙1.2V,仿真结果表明:通过 对于其中的匹配线电压摆幅的降低(约350mV),使得平均功耗降低了约23%左 右,并使得匹配线的电平抖动改善了约660mV(从1.09V下降到0.43V)。 关键字:CAM,匹配线构架,与非型,或非型,混合型 ABS‘IRACT ABSTRACT Because canobtain Addressable parallelcomparison high-speed,Content usedin which fasttable many require lookup. Memory(CAM)iswidely applications Suchas the associative Look-aside fully TLBs(TranslationBuffer)in inCache Micro-processors,Tagcomparatordesign,imageencoding,Huffmancoding and andSOon.However,the ofCAMwouldbe decoding largepowerconsumption vitalfortheseadvanced additiontohowto the matching applications.In improve enhancethe of todecreasethe and CAM,how consumption operating speed power f

您可能关注的文档

文档评论(0)

zxli + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档