- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录
第一章 EDA技术简介.......................................2
第二章 抢答器的设计要求...................................2
第三章 抢答器的设计分析...................................3
第四章 抢答器的抢答鉴别模块...............................4
4.1抢答鉴别的功能.....................................4
4.2抢答鉴别模块的源程序...............................4
4.3抢答鉴别模块的时序仿真图...........................7
第五章 抢答器的计时模块......................................................................8
5.1计时模块的功能.....................................8
5.2计时模块的源程序...................................8
5.3计时模块的时序仿真图...............................11
第六章 抢答器的计分模块...................................12
6.1计分模块的功能.....................................12
6.2计分模块的源程序...................................12
6.3计分模块的时序仿真图...............................15
第七章 抢答器的译码显示模块...............................16
7.1译码显示模块的功能.................................16
7.2译码显示模块的源程序...............................16
7.3译码显示模块的时序仿真图...........................17
第八章 抢答器的其他功能模块...............................18
8.1其他功能模块的具体信息.............................18
第九章 抢答器的顶层原理图设计.............................19
9.1顶层原理图的源文件.................................20
9.2顶层设计的时序仿真图...............................21
第十章 抢答器的硬件测试...................................22
10.1抢答器的引脚绑定..................................22
10.2抢答器的测试结果..................................22
第十一章 课程设计的总结...................................23
参考文献...............................................23
第一章 EDA技术简介
数字抢答器控制系统在现今许多工厂、学校和电视台等单位所举办的各种知识竞赛中起着不可替代的作用。基于EDA技术设计的电子抢答器,以其价格便宜、安全可靠、使用方便而受到了人们的普遍欢迎。本文以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言VHDL为主要表达方式,以OuartusⅡ开发软件和GW48EDA开发系统为设计工具设计的电子抢答器,具有抢答鉴别与锁存功能以及60秒答题限时功能、对抢答犯规的小组进行警告和对各抢答小组进行相应的成绩加减操作等功能。
1 电子抢答器的功能
该电子抢答器实现的功能主要包括四项操作:
(1)第一抢答信号的鉴别和锁存
该电子抢答器共设4个组别,每组控制一个抢答开关,分别为a,b,c,d。在主持人发出抢答指令后,若有参赛者按抢答器按钮,则该组指示灯亮,同时显示器显示出抢答者的组别。同时,电路处于自锁状态,以使其他组的抢答器按钮不起作用。
(2)计时功能
在初始状态时。主持人可以设置答题时间的初时值。在主持人对抢答组别进行确认,并给出倒计时计数开始信号以后,抢答者便可开始回答问题。此时,显示器从初始值开始倒计时,计至0时停止计数,同时扬声器发出超时报警信号。若参赛者在规定的时间内回答完问题
文档评论(0)