- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
沈阳航空航天大学
课 程 设 计 报 告
课程设计名称:单片机系统综合课程设计
课程设计题目:四路抢答器的设计与实现
院(系):计算机学院
专 业:
班 级:
学 号:
姓 名:
指导教师:
完成日期:
目 录
第1章 总体设计方案 1
1.1 设计原理 1
1.2 设计思路 1
1.3 实验环境 2
第2章 详细设计方案 3
2.1 硬件电路设计 3
2.2 主程序设计 6
2.2 功能模块的设计与实现 7
第3章 结果测试及分析 12
3.1 结果测试 12
3.2 结果分析 12
参考文献 13
附 录 14
Ⅰ源程序 14
Ⅱ主要元器件清单 22
Ⅲ电路图 23
第1章 总体设计方案
1.1 设计原理
根据课程设计任务书的内容与要求,要实现四路抢答器的设计。主持人按下抢答开始开关,数码管从10s开始倒计时,此时选手可以抢答,相应的LED亮,单数码管显示其选手号,双数码管从30s开始进行答题倒计时,答题时间到则单数码管闪烁显示选手号5次,再回到初始状态,若时间到但没有人抢答则回到初始状态(所有灯灭,检测主持键是否按下)。若主持人尚在念题还未按下抢答开始开关,某选手违规抢答,则单数码管闪烁显示其选手号5次后回到初始状态。一共设置六个开关,用按键开关抢答信号,经单片机的处理, 输出控制信号。、、和组成
1.2 设计思路
采用C语言程序设计结合硬件电路设计方法,利用伟福Lab6000实验箱上已有芯片8031来实现四路抢答器的设计,其中包括主持人按键及各功能键的设计、触发中断定时、数码管动态显示、相应的LED灯亮灭的情况。
(1)提出方案
首先,设置一个主持人按键开关,当主持人按下开始键后,触发定时器T0进行10s抢答倒计时,若有选手按下抢答键则触发定时器T1进行30s答题倒计时。同时,与选手相对应的LED灯亮、数码管显示选手号;若30s内选手没有答题完毕,则数码管闪烁其选手号5次。其次,若10秒内没有选手按下抢答器,则回到初始状态,进行下一题抢答。最后,若主持人没有按下开始键就有选手按下抢答键,则数码管将会闪烁显示其选手号5次后回到初始状态。
(2) 方案论证
四路抢答器设计方案:如果定时时间已到,人抢答,本次抢答无效系统。该设计单片机作为控制系统核心。可以信号识别,控制以及显示。
抢答器的,当主持人宣布抢答开始的时候,按下开始按,此时进入抢答状态,选手,相应的信息送往单片机,再由单片机输出到显示。第一按下抢答按,经过单片机的控制,在上显示相应的号码,并锁存,同时禁止其他的输入。.3 实验环境
·硬件环境:伟福Lab6000实验箱,PC机。
·软件环境:WAVE6000应用软件。
第2章 详细设计方案
2.1 硬件电路设计
(1)按键电路的设计
开关电路共设置了6个按键,分别与8031的P1.0-P1.5相连。初始状态时开关都接低电平,按下按键时向单片机输入高电平信号。按键电路图如图2.1所示。
图2.1 按键电路图
(2)8031电路的设计
8031的EA端接电源,X1、X2端接晶振电路,RESET端接复位电路。8031电路图如图2.2所示:
图2.2 8031电路图
(2)LED灯电路的设计
74LS245的15-18引脚分别与8031的12-15引脚相连,初始状态所有的LED小灯是熄灭状态。当有选手抢答成功时,与其相对应的LED灯会点亮。LED灯电路图如图2.3所示:
图2.3 LED灯电路图
(3)数码管显示电路的设计
数码管显示电路首先送入OUT_BIT位选信号,让后送入OUT_SEG段码数据信号,这时数码管上就会显示出选手号和相应的计时时间。数码管显示电路图如图2.4所示:
图2.4 数码管显示电路图
(4)译码、锁存电路的设计
74LS373锁存器的D0-D7引脚分别与8031的P0.0-P0.7引脚相连,8031的P2.4—-P2.7分别与74LS138译码器的1-3引脚相连。74LS373锁存器和74LS138译码器将信号锁存和译码后将其送到数码管显示电路中去。译码、锁存电路图如图2.5所示:
图2.5 译码、锁存电路图
2.2 主程序设计
主持人,按下, 图2.6 主程序流程图
2.2 功能模块的设计与实现
对8031中的定时器T0、T1进行初始化。利用开关向8031输入高低电平信号,单片机对信号进行处理,控制LED灯亮灭,同时触发各定时器来实现计时功能,利用数码管进行显示,将计时时间和选手号码显示在七段数码管上。
(1)芯片
您可能关注的文档
最近下载
- 管线保护方案.pdf VIP
- DB5101T 13-2018 成都市智慧城市市政设施 城市道路桥梁基础数据规范.pdf VIP
- 变电站一次设备、二次设备巡视要点.pptx VIP
- 养老机构医养结合服务规范.pdf VIP
- 第11课 “韩信点兵”筛选法的实现 课件 2025-2026学年六年级上册信息技术浙教版.pptx VIP
- 基于Python的五子棋游戏设计.docx VIP
- 《岳阳楼记》的文言虚词.doc VIP
- Python语言与经济大数据分析知到智慧树期末考试答案题库2025年上海财经大学.docx VIP
- 初中英语英语完形填空100篇(二)配答案详解.pdf VIP
- 电梯制造项目可行性研究报告(参考范文).docx
原创力文档


文档评论(0)