高性能双端口嵌入式存储器与研究设计.pdfVIP

  • 4
  • 0
  • 约6.7万字
  • 约 79页
  • 2015-12-04 发布于安徽
  • 举报

高性能双端口嵌入式存储器与研究设计.pdf

优秀硕士毕业论文,完美PDF格式,可在线免费浏览全文和下载,支持复制编辑,可为大学生本专业本院系本科专科大专和研究生学士硕士相关类学生提供毕业论文范文范例指导,也可为要代写发表职称论文提供参考!!

高性能双端口嵌入式存储器的研究与设计 摘要:高性能嵌入式存储器是现代数字信号处理器(DsP)的重要部件之一, 特别随着DsP芯片设计的SOc化,其容量的大小、工作频率的高低直接影响到 系统对数据处理的速度和吞吐量。本文首先介绍了~些常见的嵌入式存储器,然 后将其中在DsP芯片设计中最常见的两种嵌入式存储器sRAM和DRAM相互 比较,并详尽的研究了sRAM存储器。sRAM存储器采用的是sRAM存储单元, 具有读写速度快、可制造性高等优点,其电路结构通常分为存储矩阵、地址译码 器和读/写控制电路三部分。 和I/O外设,这些外设受专门的I/O总线支持,从而形成了一个完整的片上系统。 利用片内的指令缓冲,处理器执行指令的时间可以是一个单周期。zKLc一02叭结 合了一个性能优良的浮点DsP核以及丰富的片上功能,这些功能有主机接口、DMA 控制器、串口、链路口以及可用于多处理机系统的总线连接方式。zKLc—020l的 超级哈佛结构:一个纵横式的总线(crossbarBus)交换机将一个数字处理器 (NumericProcessor)核与一个独立的I/O处理器(I/0Processor)、双口 systemBus)等连接 (Dual—

文档评论(0)

1亿VIP精品文档

相关文档