手机基带芯片的功耗研究与设计.pdf

手机基带芯片的功耗研究与设计

摘要 摘要 智能手机不断向着高清显示、高速处理、大容量内存的方向前进,而这些特 性都是十分耗电的,因而手机的待机时间缩短即如何节省功耗也就成了智能手机 发展过程中越来越突出的问题。作为任何手机都不可或缺的通信处理器——基带 000 芯片的集成度已经很高,普通的3G基带芯片的规模可达到23 000门,因此 基带芯片的低功耗设计就成为智能手机低功耗问题中一个十分重要的方面。 本文从实际应用情况和通信协议出发,提出一种可应用于手机基带芯片的系 统级低功耗策略。该策略以芯片系统级的电源管理为目标,在逻辑的实现上设计 了系统状态机和休眠定时器。系统状态机控制整个GSM系统在运行状态与休眠状 态之间安全切换,保证系统不会出现假死,丢失唤醒事件等错误运行,在运行状 态切换过程中对芯片内部各个功能模块的时钟和电源的供给和关断进行严格的时 序控制,文中对系统状态机的工作原理和使用方法进行了详细描述。休眠定时器 是一个高精度的硬件计时器,它可以精确的记录整数倍的TDMA帧帧时长,计时误 差小于lppm,每次系统休眠时由它来记录休眠时间长度,休眠完成后休眠定时器 自动唤醒系统。文中对休眠定时器的硬件校准,本身如何实现低功耗和高精度进 行了详细设计,最后对其计时误差进行了深入的分析。 最后给出了流片后芯片功耗的实测结果。基带芯片的2G通信模块在待机时, 对比未使用该低功耗策略的情况下,由结果可得功耗节省达到89.8%,对各个功能 的实现结果给出了验证的仿真波形和结果分析,表明上述策略对降低芯片的功耗 起到了最终效果。 关键词:基带芯片低功耗休眠定时器系统级 Abstract Abstract definition and sizeaRethemost High display,highprocessingspeedlargememory areas.Sinceallofthesefuturesale prominentdeveloping highpower time thelow modeturnstoamorecritical devices’standbymeaning power problem thaneveLThebaseband is oneofthemost processorundoubtedly important forallmobile normal3Gbaseband components phonechips.A processor the morethan23millionwhichmakes reductionofbasebandasthe gates power chip to reducetheoverall ofmobiledevices. key powerconsumption Inconsiderationof andcommunication practicalapplications protocols,this paper a

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档