基于FPGA数字电子时钟设计实现.docVIP

  • 4
  • 0
  • 约8.67千字
  • 约 19页
  • 2015-12-09 发布于安徽
  • 举报
课程设计(论文)说明书 题 目:基于FPGA的数字电子时 钟设计 院 (系):信息与通信学院 专 业:微电子学 学生姓名: 学 号:0900240115 指导教师: 职 称:实验师 2012 年 12 月 25 日 一、所用设备与器材使用仪器设备、。.方案设计思想钟表的数字化给人们生产生活带来了极大的方便数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。Quartus II是可编程片上系统的综合性设计环境,它支持CPLD和FPGA器件的开发。FPGA (Field Programmable Gate Array)现场可编程门阵列,内部主要由许多可编程逻辑模块组成,靠纵横交错的分布式可编程互连线连接起来,可构成极其复杂的逻辑电路。本次课程设计所采用的FPGA芯片 Cyclone II系列的EP2C70F896C6。 2.2工作原理框图 图15 系统框图 1.数字钟电路系统由主体电路和扩展电路两大

文档评论(0)

1亿VIP精品文档

相关文档