- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的Systolic乘法技术研究
CN 43—1258/TP 计算机工程与科学 第 37卷第 9期 2015年 9月
ISSN 1007—13OX ComputerEngineering Science Vo1.37,No.9,Sep.2015
文章编号 :1007—130X(2015)09—1632—05
基于FPGA的Systolic乘法技术研究
周磊涛 ,陶耀东 ,刘 生 。,李 锁。
(1.中国科学院大学,北京 100039;2.中国科学院沈阳计算技术研究所 ,辽宁 沈阳 110168;
3.沈 阳高精数控技术有限公司 ,辽宁 沈 阳 110168)
摘 要 :Systolic乘法是一种基于SIMD-MC 模型的矩阵乘算法,无法直接应用在单独的嵌入式系统
中,所以提 出一种采用 FPGA技术实现 Systolic乘法的方法。该方法将 FPGA的硬件并行特性与巧妙的
并行算法结合起来,利用FPGA灵活可编程的特点,在 FPGA 内部设计 了一种基于MC。模型的节点阵列
来实现 Systolic乘法。实际应用中,可以灵活地修 改节点单元的数量和节点的功能来满足不同规模的运
算矩阵需求并充分利用FPGA 的资源。仿真结果验证 了该方法的正确性。实际测试结果表 明:该方法具
有较快的速度和较 高的实时性 。
关键词 :矩阵乘法;现场可编程 门阵列;Systolic乘法;并行计算
中图分类号 :TP303 文献标志码 :A
doi:10.3969/i.issn.1007—130X.2015.09.005
ResearchonSystolicmultiplicati0n technologybasedonFPGA
ZHOU Lei—tao ,TAO Yao—dong ,LIU Sheng~,LISuo。
(1.UniversityofChineseAcademyofSciences,Beijing100039;
2.ShenyangInstituteofComputingTechnology,ChineseAcademyofSciences,Shenyang 110168;
3.ShenyangGoldingNCTech.Co.,Ltd.,Shenyang 110168,China)
Abstract:Systolicmultiplicationisanalgorithm basedontheSIMD—M C model,butitcannotbeap—
pliedintheembeddedsystem directly.W eproposean implementationofSystolicmultiplication byFP—
GA technology,which combinesthehardwareparallelism oftheFPGA and theparallelalgorithm to—
gether.TorealizeSystolicmultiplication,wedesignanodearraybasedontheMC modelinsidetheFP—
GA bymakinguseoftheflexibleandprogrammablefeaturesoftheFPGA.Inpracticalapplications,the
numberandfunctionofthenodescan bemodifiedflexiblytomeettheneedsofdifferentscalematrixes
andtheFPGA resourcesarefullyutilized.Simulationresultsverifytheproposedmethod,andtheactual
testresultsshow thatthismethodhasafasterspeedandahigherreal—timeperformance.
Keywords:matrixmultiplication;field—progr
文档评论(0)