并行时钟数据恢芯片研究与设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
并行时钟数据恢芯片研究与设计

摘要 摘要 在超高速光纤通信系统中,并行传输已成为大幅度提高传输带宽,突破电子技术瓶颈的一种有 效方案.并行传输系统集成电路则成为研究的热点。并行时钟数据恢复电路是并行传输系统集成电 路的关键部分,它的性能制约着整个并行通信的质量。因此并行时钟数据恢复电路的研究有着举足 轻重的地位. 本文对并行时钟数据恢复电路的传统实现方案进行了总结与归纳。根据其产生时钟信号的方法, 将其划分为两类:第一类并行时钟数据恢复电路需要系统提供参考时钟;第二类并行时钟数据恢复 电路则由输入数据中恢复时钟信号,因而适用于系统不提供参考时钟的场合。在第一类方案中,包 含两个关键的电路模块,即时钟产生单元和数据恢复单元.在第二类方案中.虽然也包含两个电路 模块,即时钟恢复电路和数据恢复电路,但这两个电路一般被合并为一个单元,即时钟数据恢复电 路. 在时钟产生单元、数据恢复单元以及时钟数据恢复单元的设计中,锁相环技术占有重要的地位. 时钟产生、时钟恢复可以通过锁相环来实现。数据恢复单元中,也可以利用锁相环实现数据一时钟 的相位调整。为此,本文对锁相环技术进行了有针对性的介绍,重点论述了与这些单元电路设计相 关的锁相环原理与设计方法。 本文研究了上述时钟产生单元、数据恢复单元以及时钟数据恢复单元,并利用深亚微米CMOS 集成电路工艺设计并实现了一系列适用于并行时钟数据恢复电路的关键芯片。 首先研究了第一类并行时钟数据恢复电路中的时钟产生单元.并利用TSMC标准的0.25trot CMOS工艺.设计并实现了一个全集成的1.244GHz锁相环时钟倍剩产生单元.该锁相环可用于为 并行数据恢复电路提供参考时钟信号。在锁相环电路的设计中。提出并运用了一种新的锁相环相位 噪声的行为级模拟方法,优化了该锁相环的相位噪声性能。实测显示,该芯片的核心功耗仅为12mW, 真结果吻合的较好,验证了行为仿真方法的有效性。 进一步研究了第一类并行时钟数据恢复电路中的数据恢复单元。设计了一种新型的数据恢复电 路。该电路可以自动调整输入数据和时钟的相位关系,使数据判决发生在最佳采样时刻,从而降低 了误码率。应用该电路实现并行时钟数据恢复电路,可以改善噪声性能,减少并行数据恢复电路的 CMOS T艺,设计并实 高速输出。并可以实现并行输入数据的位同步。采用TSMC标准的0,18pm 现了一个全集成的2.5Gb/s数据恢复电路。芯片面积为O.46ram2。输入231.1 PRBS序列,恢复出的 2.5Gb/s数据的均方抖动为3.3ps。在保证误码率低于10。2的前提下,测得该数据恢复电路的输入灵 敏度小于20mV。 同时研究了第二类并行时钟数据恢复电路中的时钟数据恢复单元。指出实现这一类电路的关键 是设计一个性能优良、芯片面积和功耗都较小的单通道时钟数据恢复电路。同样采用TSMC标准的 0.18ttmCMOS工艺,设计并实现了一个全集成的2.5Gb/s时钟数据恢复电路。该时钟数据恢复电路 由一个锁相环实现时钟恢复功能。通过对传统Bang·Bang鉴相器加以改进,优化了时钟恢复电路的 I 东南大学博士学位论文 相位噪声性能.实测结果显示,该芯片恢复出的2.5GHz时钟,其均方抖动为2.4ps,频偏10kHz处 Ob/$ 的单边带相位噪声为.11IdBe,Hz.该芯片内部同时集成了一个2.5Gb/s数据判决电路,恢复出2.5 数据的均方抖动为3ps.整个芯片的功耗为120roW. 在讨论运用上述单元实现两类并行时钟数据恢复电路的基础上,提出了一种新的并行时钟数据 恢复电路方案.该方案适用于系统不提供参考时钟的场合,属于第二类并行时钟数据恢复电路。但 吸取了第一类并行时钟数据恢复电路的优点,其电路规模、稳定性均优于传统的第二类并行时钟数 据恢复电路,与第一类

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档