DSP的AD转换器.pptVIP

  • 70
  • 0
  • 约8.83千字
  • 约 37页
  • 2015-12-18 发布于湖北
  • 举报
DSP的AD转换器.ppt

山东大学控制学院 张东亮 第5章 DSP的A/D转换器 本章内容: 5.1 F281x的A/D转换器的特点 5.2 自动排序器原理 5.3 自动排序模式 5.4 ADC时钟定标 5.5 ADC寄存器 5.6 ADC的C语言编程实例 思考题与习题 简述 281x DSP的AD转换器的特点。 简述281x自动排序器的原理。 281x ADC的时钟是如何确定的? 281x A/D转换器有哪些寄存器?如何使用? 编程采用双排序器和顺序采样模式, 排序器SEQ1对两个模拟输入通道ADCINA5和ADCINA6的电压信号进行自动转换。排序器采用事件管理器EVA(T1)的周期匹配中断标志作为触发启动信号,T1定时50μs。使用ADC模块的中断方式,每次排序结束(EOS)都产生中断。在中断服务程序中,读取模拟量的转换结果并存储到两个长度为200的数组Voltage1和Voltage2中。设CPU时钟频率为150MHz。 5.6 ADC的C语言编程实例 例,A/D转换程序。采用双排序器和顺序采样模式, 排序器SEQ1对两个模拟输入通道ADCINA0和ADCINA1的电压信号进行自动转换。排序器采用事件管理器EVA(T1)的下溢中断标志作为触发启动信号。使用ADC模块的中断方式,每次排序结束(EOS)都产生中断。在中断服务程序中,读取模拟量的转换结果并存储到两个长度

文档评论(0)

1亿VIP精品文档

相关文档