网站大量收购闲置独家精品文档,联系QQ:2885784924

《VHDL硬件描述语言与数字逻辑电路设计》.docx

《VHDL硬件描述语言与数字逻辑电路设计》.docx

  1. 1、本文档共292页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《VHDL硬件描述语言与数字逻辑电路设计》.docx

《VHDL硬件描述语言与数字逻辑电路设计》 ?书号:ISBN 7-5606-0534-6 作者:侯伯亨 出版日期:2001-04  内容概要   ????本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第1章~第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设计为例,详述了用VHDL语言设计复杂电路的步骤和过程;第11章简单介绍了VHDL语言93版和87版的主要区别;第12章介绍了MAX+PlusⅡ的使用说明。 ????本书以数字逻辑电路设计为主线,用对比手法来说明数字逻辑电路的电原理图和VHDL语言程序之间的对应关系,并列举了众多的实例。另外,还对设计中的有关技术如仿真、综合等作了相应说明。本书简明扼要,易读易懂。它可作为大学本科和研究生的教科书,也可以作为一般从事电子电路设计工程师的自学参考书。  目录 第1章?数字系统硬件设计概述 ?1.1?传统的系统硬件设计方法 ??1.1.1?采用自下至上(BottomUp)的设计方法 ??1.1.2?采用通用的逻辑元、器件 ??1.1.3?在系统硬件设计的后期进行仿真和调试 ??1.1.4?主要设计文件是电原理图 ?1.2?利用硬件描述语言(HDL)的硬件电路设计方法 ??1.2.1?采用自上至下(TopDown)的设计方法 ??1.2.2?系统中可大量采用ASIC芯片 ??1.2.3?采用系统早期仿真 ??1.2.4?降低了硬件电路设计难度 ??1.2.5?主要设计文件是用HDL语言编写的源程序 ?1.3?利用VHDL语言设计硬件电路的优点 ??1.3.1?设计技术齐全、方法灵活、支持广泛 ??1.3.2?系统硬件描述能力强 ??1.3.3?VHDL语言可以与工艺无关编程 ??1.3.4?VHDL语言标准、规范,易于共享和复用 第2章?VHDL语言程序的基本结构 ?2.1?VHDL语言设计的基本单元及其构成 ??2.1.1?实体说明 ??2.1.2?构造体 ?2.2?VHDL语言构造体的子结构描述 ??2.2.1?BLOCK语句结构描述 ??2.2.2?进程(PROCESS)语句结构描述 ??2.2.3?子程序(SUBPROGRAM)语句结构描述 ?2.3?包集合、库及配置 ??2.3.1?库 ??2.3.2?包集合 ??2.3.3?配置 第3章?VHDL语言的数据类型及运算操作符 ?3.1?VHDL语言的客体及其分类 ??3.1.1?常数(Constant) ??3.1.2?变量(Variable) ??3.1.3?信号(Signal) ??3.1.4?信号和变量值代入的区别 ?3.2?VHDL语言的数据类型 ??3.2.1?标准的数据类型 ??3.2.2?用户定义的数据类型 ??3.2.3?用户定义的子类型 ??3.2.4?数据类型的转换 ??3.2.5?数据类型的限定 ??3.2.6?IEEE标准“STD-LOGIC”,“STD-LOGIC-VECTOR” ?3.3?VHDL语言的运算操作符 ??3.3.1?逻辑运算符 ??3.3.2?算术运算符 ??3.3.3?关系运算符 ??3.3.4?并置运算符 第4章?VHDL语言构造体的描述方式 ?4.1?构造体的行为描述方式 ??4.1.1?代入语句 ??4.1.2?延时语句 ??4.1.3?多驱动器描述语句 ??4.1.4?GENERIC语句 ?4.2?构造体的寄存器传输(RTL)描述方式 ??4.2.1?RTL描述方式的特点 ??4.2.2?使用RTL描述方式应注意的几个问题 ?4.3?构造体的结构描述方式 ??4.3.1?构造体结构描述的基本框架 ??4.3.2?COMPONENT语句 ??4.3.3?COMPONENT-INSTANT语句 第5章?VHDL语言的主要描述语句 ?5.1?顺序描述语句 ??5.1.1?WAIT语句 ??5.1.2?断言(ASSERT)语句 ??5.1.3?信号代入语句 ??5.1.4?变量赋值语句 ??5.1.5?IF语句 ??5.1.6?CASE语句 ??5.1.7?LOOP语句 ??5.1.8?NEXT语句 ??5.1.9?EXIT语句 ?5.2?并发描述语句 ??5.2.1?进程(PROCESS)语句 ??5.2.2?并发信号代入(Concurrent?Signal?Assignment)语句 ??5.2.3?条件信号代入(Conditionnal?Signal?Assignment)语句 ??5.2.4?选择信号代入(Selective?Signal?Assig

文档评论(0)

ycwf + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档