- 16
- 0
- 约7.8万字
- 约 86页
- 2015-12-21 发布于四川
- 举报
物联网射频so的设计——cmos 2.4ghz频率综合器的设计
中文摘要
中文摘要
摘要:物联网是目前新一代的信息技术手段,是国家五大新兴产业之一。物联网
的硬件设备离不开无线收发机,而频率综合器是无线收发机最重要的组成部分之
一。频率综合器的性能直接影响整个无线收发机的性能。因此本文主要研究了应
用于2.4GHz(ISM频段)的频率综合器的设计。
本文基于电荷泵锁相环的结构,采用中芯国际(smicO.181P6M)CMOS工艺库,
设计了频率范围2.4.2.48G的整数和分数频率综合器。本文首先选取了锁相环频率
综合器的各模块结构,如压控振荡器、电荷泵、鉴频鉴相器、分频器等,并从系
统级的角度计算了整个锁相环环路的环路特性及环路参数,建立了锁相环频率综
合器的vemog.A模型。然后设计了各模块的电路级结构及参数,参考晶振为8MHz;
了轨到轨的运算放大器作为误差放大器;环路滤波器(LP)采用无源三阶低通滤波
器,更好的滤除加在控制电压上的干扰;整数分频器采用CML结构的前置二分频
三阶MASH
拟部分和数模混合部分(分频器)进行了仿真,得到的压控振荡器(VCO)的相位噪声
荡幅度、滤波技术等方面重点分析了VCO的优化设计。最后对整个频率综合器进
行了版图设计并做了后仿真。频率综
原创力文档

文档评论(0)