- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西安交通大学计算机组成原理专题实验(上)第二次实验报告
计算机组成原理专题实验报告(二)
学生姓名
专业/班级 计算机11 班
学 号
所在学院 电信学院
指导教师 姜欣宁
提交日期 2013 年12 月5 日
计算机组成原理专题实验(二)
——三级时序电路模块的设计和仿真分析
1.实验目的
了解和掌握时序电路的产生方法,进行“时序”的定量分析训练。
2.实验要求
写出实现以上功能的VHDL 代码并反映出设计思路(利用流程图、状态图等);
对三级时序的仿真波形进行定量分析,并且优化波形(如“毛刺”、信号的同步);
记录设计和调试过程,包括:出现了什么问题(截图)及如何解决的等。
3.实验原理
在时序部件设计过程中,假设一条指令的执行需要四个机器周期,每个机器周期
又分成四个时钟周期,在一条指令执行完成之后,空余一个时钟周期作为一条指
令执行完成之后的缓冲也可以表明一条指令执行完成。因此一条指令的执行周期
共有 17 个时钟周期,在编码中定义一个临时信号矢量 temp: out
std_logic_vector(16 downto 0);用信号矢量状态来表征 17 个时钟周期中的周
期;例如:当时钟周期处于第一个时钟状态,接下来要进入第二个时钟状态,可
以用下面的语句进行表示:
when 00000000000000001 =
temp = 00000000000000010;
对程序中的一些信号进行说明:
Machine_t1
Machine_t2
Machine_t3
Machine_t4 : 分别表示一条指令执行的四个机器周期。
Machine_t1_t1
Machine_t1_t2
Machine_t1_t3
Machine_t1_t4 :分别表示一条指令执行的第一个机器周期中的四个时钟周期。
与此类似的信号含义依此类推。
Temp :临时的信号矢量,在遇到clk 信号上升沿时,temp 信号矢量发生变化。
if (clkevent and clk = 1) then
case temp is
when 00000000000000000 =
temp = 00000000000000001;
when 00000000000000001 =
temp = 00000000000000010;
when 00000000000000010 =
temp = 00000000000000100;
4.设计思路与源代码
4.1 实验内容
设计产生三级时序的模块(控制器用);参考图形见图1。
图1
4.2 实验思路
在设计存储器的读写周期时,要根据存储器的外特性来合理安排各个信号出现的
次序,只有这样,才能使存储器工作在正常的状态。如下图2是IS61LV25616AL 的
一个读周期:
图2
4.4 程序流程图
4.4 源代码(去除毛刺和上升沿对齐后,修改部分标有下划线)
library ieee;
use ieee.std_logic_1164.all;
entity timer is
port ( clk: in std_logic;
rs : in std_logic;
instruction_t: out std_logic;
machine_t1: out std_logic;
machine_t2: out std_logic;
machine_t3: out std_logic;
machine_t4: out std_logic;
machine_t1_t1: out std_logic;
machine_
您可能关注的文档
最近下载
- 《当代中国外交》课件.ppt VIP
- 病情观察与危重患者的护理ppt.pptx VIP
- DB65T 2155-2004白斑狗鱼规范要求.docx VIP
- T_CCSAS 007-2020 化工企业变更管理实施规范.pdf VIP
- 武汉大学普通天文学课件第3章天文观测与天文测量.pptx VIP
- 灯光音响舞台机械施工组织方案2.doc VIP
- 车门密封条消耗能量计算.pdf VIP
- 专题08 文学类文本阅读 -【好题汇编】备战2023-2024学年七年级语文上学期期中真题分类汇编(湖南长沙专用)(含解析版).docx VIP
- 建筑行业工作总结ppt汇报.pptx VIP
- 教科版六年级下册科学2.5相貌各异的我们(课件).pptx VIP
文档评论(0)