电流模式的流水结构的CMOSAD转换器.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电流模式的流水结构的CMOSAD转换器.pdf

摘 要 近年来,无线通讯的发展十分迅速,对其中的一项关键技术—模数 转换提出越来越高的要求,由此推动了模数转换技术的不断进步。流水 线 ADC 是目前 ADC 最主要的产品之一,主要应用在速度和精度兼顾的 领域,如通讯中的无线局域网,消费产品中的手机、高清晰度电视等。 另一方面,随着深亚微米集成电路工艺的发展以及便携式电子产品 的普及, 集成电路的电源电压越来越低,甚至小于 1V。A/D 转换器(以 下简称ADC )作为便携式电子产品的一个重要模块,也要服从系统向低 电源电压和低功耗的发展趋势,以延长使用寿命。 本论文采用电流模式信号处理技术设计了一个 10 位流水线型 ADC, 以降低功耗。论文的主要工作包括: ①在参考大量流水线型 ADC 结构的基础上,采用 9 级流水线每级 1.5bit 的结构,每级包括电流采样 S/H 、电流镜、电流比较器、电流舵 DAC 。 ②提出了将 CCII 应用于电流模式 ADC 的思想,并且设计了一个基 于电流传输器(CCII )的电流模式流水线结构的模数转换器(ADC ),其 工作电压为 1V,分辨率为 10 位,采样频率为 50MHz 。用HSPICE 软件 进行了仿真验证,结果表明,该 ADC 结构具有可行性。 ③设计了一个基于 CCII 的电流模式S/H 电路,该电路结构采用了零 电压开关技术提高采样精度。用 HSPICE 软件进行了仿真验证,结果表 明,该电路具有良好的性能。 最后作了全文的总结和展望。 关键词:模数转换器;电流模式;流水线;CCII I Abstract Recently, with the rapid development of wireless communication, analog –to-digital, one of key techniques, is being made amazing progress due to the more and more demand from products. Pipelined ADCs, one of the most popular ADCs, are mainly used in those fields which look after both resolution and speed, such as wireless LAN in communication, cell phone and high-resolution digital TV in custom electronic products. On the other hand, with the explosive growth of deep sub-micrometer and portable devices, the supply voltage of integrated circuits becomes lower and lower, even lower than 1V. As one important part of system, the analog-to-digital (ADC) also needs to adhere to the low voltage and the low power constraint, hence longer battery lifetime. In present dissertation, current-mode signal processing technique has been adopted to design a 10bit pipelined ADC in order to lower power. Main work of this dissertation includes: ①B

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档