高速并行信号处理板数据接口 及控制的FPGA设计.pdfVIP

  • 4
  • 0
  • 约5.53万字
  • 约 67页
  • 2016-01-21 发布于安徽
  • 举报

高速并行信号处理板数据接口 及控制的FPGA设计.pdf

摘要 摘 要 随着信息社会的发展,人们要处理的各种信息总量变得越来越大,尤其在处 理大数据量与实时处理数据方面,对处理设备的要求是非常高的.为满足这些要 求,实时快速的各种CPU、处理板应运而生.这类CPU与板卡处理数据速度快, 效率高,并且不断的完善与发展。此类板卡要求与外部设备通讯,同时也要进行 内部的数据交换,于是板卡的接口设备调试与内部数据交换也成为必须要完成的 工作。本文所作的工作正是基于一种高速通用信号处理板的外部接口和内部数据 通道的设计。 本文首先介绍了通用信号处理板的应用开发背景,包括此类板卡使用的处理 芯片、板上设备、发展概况以及和外部相连的各种总线概况,同时说明了本人所 作的主要工作. 其次,介绍了PCI接口的有关规范,给出了通用信号处理板与CPCI的J1口 的设计时序;介绍了DDR存储器的概况、电平标准以及功能寄存器,并给出了与 DDR存储器接口的设计时序;介绍了片上主要数据处理器件TS-202的有关概况, 设计了板卡与DSP的接口时序. 再次,介绍了Altera公司FPGA的程序设计流程,并使用HDL语言编程完 成各个模块之间的数据传递,并重点介绍了DDR控制核的编

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档