简易数字逻辑的分析仪的程序设计.pptVIP

  • 3
  • 0
  • 约小于1千字
  • 约 12页
  • 2016-01-23 发布于安徽
  • 举报
--(完美WORD文档DOC格式,可在线免费浏览全文和下载)值得下载!

简易数字逻辑分析仪的程序设计 (单片机汇编程序设计) 本次设计要求 制作数字信号发生器:能产生8路可预置循环移位序列,输出信号为逻辑TTL电平,序列时钟脉冲频率为100Hz,并能够重复输出。 制作简易逻辑分析仪: 具有采集8路逻辑信号的功能,并可设置触发字。信号采样的触发条件为各路被测信号电平与触发字所设定逻辑状态相同。满足触发条件时,能对被测信号进行采集、存储。 能利用模拟示波器清晰稳定地显示所采集并输出的的8路信号波形。 8位输入电路的输入阻抗大于50 K,其逻辑信号门限电压可在0.25V-4V范围内按16级变化,以适应各种输入信号的逻辑电平。 每通道的存储深度为20bit。 系统结构框图 信号发生器 设计方案 利用单片机内的定时器,产生计数溢出中断,从而实现信号频率要达到100Hz的要求。 当改变拨段开关的预设值后,按下数字开关,单片机会重新读入8位数据,并对改变后的数据进行读取和输出。 在中断程序中对信号实现循环右移和输出,每次中断到来的时候,单片机便对输出端口输送一组信号。 程序流程图 数字逻辑分析仪 解决方案 利用两个通用寄存器R0、R1作为指针,实现信号的循环存储和输出,深度位20位。 同样采用定时器的中断程序设计,其中内容主要为对信号的采集、比较和输出。 利用一个多路选择器和D/A转换器实现8路信号的并行显示功能,并在主程序中实现对他们的使用。 利

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档