针对ΣΔ调制的锁相小数频率合成.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中文摘要 摘要:随着无线通信系统的发展和微处理器工作频率的提高,对频率合成器的要 求也越来越高。在频率合成方面,目前应用最广泛的方法是使用锁相环来实现。 在研究和工程实践中,锁相频率合成器也不断发展。为了解决捕获时间与频率分 辨率之间的矛盾,产生了小数频率合成器。为了降低小数分频中严重的相位杂散 的问题,∑△调制技术也被引入了锁相频率合成器中,从而产生了基于∑△调制 的锁相小数频率合成器。 本文研究了锁相频率合成器的基本结构介绍了各个组成模块的基本特点和对 相位噪声的影响。在此基础上,介绍了小数分频频率合成器的实现方法和对相位 噪声的处理。 本文还研究了∑△调制器的基本结构和噪声特性,使用matlab建立了∑△调 制器的分析模型,重点研究了其噪声整形特性和不同过采样率对信噪比的影响。 本文使用全数字的设计方法实现了一个适用于锁相小数频率合成的∑△调制 器IP核的设计。在TSMC O.18uxnCMOS工艺下完成了电路的逻辑综合和版图设 计,时钟频率为50MHz,版图面积为0.074mm2。 经过验证,所完成的电路设计完全符合设计规范,具有优良的噪声整形特性 和较低的相位噪声。 关键词:频率合成;小数分频;∑△调制;相位噪声;噪声整形 分类号:TN74 AB STRACT the ofwirelesscommunicationandthe ABSTRACT:With development system enhancementof thatmicro is on,the of frequency processoroperated requirement is Locked synthesizerincreasinglyhi曲.Atpresent,thePLL(PhaseLoop) frequency is theresearchand extremelypopular.In the of frequencysynthesizer practice PLL is allthetime.Fraction-N frequencysynthesizerdeveloping engineering.the inventedinordertosolvetheconflictbetween is the time frequencysynthesizer tracing andthe resolution.Toreducetheserious noiseinfraction—N frequency phase divider, isusedinPLL the of∑△modulation thePLL technique frequencysynthesizer,and fraction-N basedon∑△modulation frequencysynthesizer

文档评论(0)

tjAfdc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档