- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中北大学课件..ppt
8086CPU对存储器的读方式 结论 CPU总是16位的读; 从偶地址读; 二、 CPU 提供的信号线 数据线 D15~D0 地址线 A19~A0 存储器或I/O端口访问信号M/IO# /RD 读信号 /WR 写信号 /BHE 总线高字节有效信号 三、存储器接口举例 例: 设计一RAM扩展电路,容量为32K字,地址从10000H开始。芯片采用62256。 解: a、计算所需要的芯片个数 32K×16=64K ×8 64 K ×8/(32 K×8)=2(片) b、确定CS电路 c、偶片、奇片CS的产生 c、偶片、奇片CS的产生 c、偶片、奇片CS的产生 d、电路 e、总结 8086CPU EPROM DB7…0 D7…0 (偶片) DB15…8 D7…0 (奇片) /RD /OE /WR /WR An…1 An-1..0 A19…n+1+M/IO# 五、译码芯片 常用的译码芯片是74LS138译码器,功能是3-8译码器,有三个“选择输入端”C、B、A和三个“使能输入端” G1、/G2A,/G2B#以及8个输出端 /Y7~ /Y0 译码芯片74LS138 工作特点 当 G1、G2a,G2b 有效时,芯片工作。 工作时YCBA=0 用74LS138产生CS M/IO接74LS138 高位地址线接74LS138 /Y0…/Y7作/CS 几点注意 地址改变 译码线地址范围大于芯片容量 译码线地址范围小于芯片容量 有关存储器接口的内容一般有2种 给出地址,设计电路 给出电路,指出地址 6000H 7FFFH 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 6264 4000H 5FFFH 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 6264 1000H 17FFH 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1 1 2716 0000H 0FFFH 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 2732 地址范围 A15 A!4 A!3 A12 A11 A10 A 9 A 8 A 7 A 6 A 5 A 4 A 3 A 2 A 1 A0 ROM、RAM与8位CPU连接地址分配表 8086CPU有20位地址线,无论在最小方式下,还是在最大方式下,都可寻址1 MB的存储空间,存储器通常按字节组织排列成一个个单元,每个单元用一个地址码表示,这称为存储器的标准结构。若存放的数据为8位,则将它们按顺序进行存放;若存放的数据为16位的字,则将字的高位字节存于高地址单元,低位字节存于低地址单元;若存放的数据为32位的双字(这通常是指地址指针数据),则将地址指针的偏移量(字)存于低地址单元中,将地址指针的段基址(字)存于高地址单元中。 5.6 8086 CPU的存储器扩展 8086CPU在组织1 MB的存储器时,其空间实际上被分成两个512 KB的存储体(或称为存储库),分别称为偶地址体和奇地址体。奇地址体与8086数据总线中的D15~D8相连,其中每个单元的地址均为奇数。偶地址体与数据总线中的D7~D0相连,其中每个单元的地址均为偶数。地址线A0和控制线用于存储体的选择,分别接到每个存储体的选择端,其余地址线A19~A1同时接到两个存储体的存储芯片上,以寻址每个存储单元。存储器奇/偶存储体与总线的连接如图所示。 5.6 8086 CPU的存储器扩展 特点 1、控制线可以组合不同功能 2、CPU根据指令发出信号 此方案不满足八位的写操作! 此方案不满足16位的写操作! 增加控制线/BHE(总线高字节有效信号) /CS A0 /BHE 偶片/CS 奇片/CS * 第 5 章 存储器 第5章 存储器 本章重点: 掌握各种存储器的工作原理及其CPU的存储器的扩展。 本章难点: 理解存储器的工作原理及其地址空间的确定。 定义:存储器是计算机系统的记忆设备,用于存放各种需要保存的信息,是计算机中不可缺少的一个重要组成部
文档评论(0)