微机原理与接口技术第6章_IO接口和总线精品.pptVIP

微机原理与接口技术第6章_IO接口和总线精品.ppt

  1. 1、本文档共59页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 I/O接口和总线 二、简单的输入输出接口芯片 最常用的简单输入输出接口芯片主要有缓冲器(Buffer)和锁存器(Latch)。 缓冲器74LS244和74LS245 锁存器74LS373 单向数据缓冲器74LS244 双向缓冲器74LS245 锁存器74LS373 三 I/O端口的寻址方式 8086CPU I/O端口寻址 1、地址线:A15……A0 2、M/IO=1 3、用I/O指令(in out) 输入时,状态寄存器的状态指示要输入的数据是否已经准备就绪; 常用的状态线有IBF,READY 功能: 1、输入设备准备好数据,状态线有效; 2、CPU读数据端口,取走数据后,状态线转换为无效 查询式输出时,状态寄存器的状态指示输出设备是否空闲。 常用的状态线有empty,busy 功能: 1、输出设备空闲,BUSY无效; 2、CPU写数据端口,输出设备输出数据, 状态线转换为有效 查询式输出代码片段 条件传送特点 优点:电路简单 缺点:降低CPU效率,实时性不强 2、中断方式 当外设作好传送准备后,主动向CPU请求中断,CPU响应中断后在中断处理程序中与外设交换数据。 在中断未发生时,CPU可以执行其他程序,这样可以提高CPU的利用率。 在高速的外设或成块交换数据的情况,采用程序控制方式进行数据的传输,是无法满足要求的。在这种情况下,采用DMA方式。 DMA方式的提出 程序控制传送方式以CPU为中心,数据传送由CPU来控制 利用中断方式虽然可以提高效率,但也必须由CPU控制;CPU在执行中断服务程序、保护现场、恢复现场都会花费不少时间 总体评价:慢!不能满足高速数据传送的要求。 利用DMA可以实现高速数据传送! 高速数据传送的需求 某些外部设备的数据传送非常快! 例如:硬盘,其数据的最低传送速率达5MB/S。用程序控制方法传送数据的速率最高也只能达到530KB/S。因此完成硬盘与存储器之间的数据实时传送实际上是不可能的! 因此,在这种情况下,数据传送采用DMA方式。 DMA方式是在外设与内存间建立起直接的通道,CPU不再直接参加外设和内存间的数据传输。 当系统需要进行DMA传输时,将CPU对地址和数据及控制线的管理权交由DMA控制器进行控制,当完成了一次DMA数据传输后,再将这个控制权还给CPU,这些工作都是由硬件自动实现的,并不需要程序进行控制。 DMA方式特点 DMA----Direct Memory Access 在存储器和外部设备之间,直接开辟高速的数据传送通路。 数据的传送过程不需要CPU介入,只用一个总线周期,就能完成存储器和外设之间的数据传送。 DMA方式传送数据路径 8086CPU为DMA提供两根信号线 1、HOLD 总线保持请求 2、HLDA 总线保持响应 1、STB有效,(1)、输入设备数据进入锁存器;(2)、IBF 有效 2、CPU读状态端口 3、CPU读数据端口,同时清IBF 外设 6.1、 I/O接口 查询式输入代码片段 6.1、 I/O接口 数据线 状态线 外设 查询式输出 6.1、 I/O接口 查询式输出工作过程 当输出设备将数据输出后,会发出一个ACK信号,使D触发器翻转为0。 CPU查询到这个状态信息后,便知道外设空闲,可以执行输出指令,将新的输出数据发送到数据总线上,同时把数据口地址发送到地址总线上。 由地址译码器产生的译码信号和WR相“与”后,发出选通信号,将输出数据送至8位锁存器。同时,将D触发器置为1,并通知外设进行数据输出操作。 6.1、 I/O接口 查询式输出流程图 6.1、 I/O接口 6.1、 I/O接口 1、CPU读状态端口,查BUSY线 2、CPU写数据,(1)、数据进入数据锁存器;(2)、BUSY 有效 3、输出设备工作完毕,busy无效 外设 6.1、 I/O接口 6.1、 I/O接口 6.1、 I/O接口 6.1、 I/O接口 /BUSY 送打印机数据 /BUSY 送打印机数据 检测状态线 检测状态线 中断申请信号 主程序 中断服务子程序 中断逻辑 6.1、 I/O接口 主程序 中断服务子程序 中断申请信号 6.1、 I/O接口 与程序查询方式相比,中断控制方式的数据交换具有如下特点: (1) 提高了CPU的工作效率; (2) CPU具有控制外围设备服务的主动权; (3) CPU可以和外设并行工作; (4) 可适合实时系统对I/O处理的要求。 6.1、 I/O接口 3. DMA (直接存储器存取方式 ) (Direct Memory Access) 6.1、 I/O接口 6.1、 I/O接口 6.1、 I/O接口 6.1、 I/O接口 6.1、 I/O接口 AB DB CB CP

文档评论(0)

挑战不可能 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档