sige bimos高速模数转换研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
sige bimos高速模数转换研究

摘簧 摘要 随着数字通信技术的发展,各种高速数字系统越泉越迫切地需骚对模拟信蠖 避磐及嚣豹襞歌,这撵裁鼹模数转接器知霹Converter,麓称ADC)戆速度考警聪 了更高的要求。近几年国外ADC的发展趋势是向高速和高精度两个方向发展,茹 豳内目前在这魃方面比较落聪。 本文设计了一静工作时钟达到1GHz的8位高速刘D转换器。本设计采户嚣了 模拟开关二步式结构,它其蠢转换速度恢,毫分辩率的特点,稳跨予传统二步掰 结构ADC而言,降低了设计和制作难度。主要深入进行了下面的工作;设计了上盎 用予多级流水结构ADC的高速SHA电路,采用了HBT的共射共基加PMOS的耀 蕊绥增技术受载,提裹了爱嶷速度窝输窭臻辐;没诗了爨有毫瑷釜豢宽懿全H/3q 的THA电路,融应用于本文设计的二步没ADC中;采用两个伪MOS管的开关网 络,防止了时钟馈通;在电服比较器的设计中,采用了四输入差分结构,提高了 毙较器翦置放大嚣黪增益穆带宽,比较嚣燕铁式鸵锬存器结构提赢了对鞋季钟鑫勺攀£ 粥率。 整个电路采用TsMC0.35umSiGeBiCMOS工艺,三层金属三层多晶,对整听、 电路进行了Hspice仿真,基本符合要求,同时对部分单元模块进行了版图设计。 关键词:SiGeBiCMOS=步式模拟开关ADC高速 Abstract Abstract Withthe of communication developmentdigital technology,especiallyhi垂speed is to into for digitalsystem。itnecessarychanganalogsignaldigitalsignalimmediately reattime the ofA/D and processing,andspeed Converter(ADC)ishigher becoming ofADChasbeen on and abroad,research higher.Recently concentrating hi班 highspeed are thetwo inour this resolution,whichjust country.Indissertation,I deficiency present 8-bitSiGeBiCMOSA/Dconverterwithconversion ahigh*speed rateover1GHz.Inthis usethe flasharchitecturewith has design,I two—step analog—switches,whichhi盛 as conversion resolutionaswell overcomesthe of spee

文档评论(0)

jiuqie957379 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档