实验指导8-时序电路分析.pptVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验指导8-时序电路分析.ppt

* “纸上得来终觉浅,绝知此事要躬行。” 实验八 时序电路分析 一、实验目的 掌握时序电路的实验分析方法和测试方法。 二、实验器件 1.双JK负沿触发器74LS73 2片 2.4位通用寄存器74LS194     1片 3.双4输入与非门74LS20 1片 4. 非门74LS04 1片 5. 数字万用表UT56 6.数字信号显示仪 7.GOS-6051示波器 8. TDS-4数字系统综合实验平台 芯片引脚图 特别注意:74LS73引脚11是GND,引脚4是VCC 其中NC无用的空端子 芯片引脚图 74LS194引脚: CLR 复位端 CLK 时钟脉冲CP端 A~D为并行输入端 QA~QD为并行输出端 SR为右移串行输入端 SL为左移串行输入端 S0及S1为控制端 三、实验内容 1.用JK触发器分别构成3位同步和3位异步二进制计数器,分析计数器的计数和分频器特性。 按照教材P72图3.26(a)所示逻辑电路图连线构成三位二进制计数器和P74图3.30(a)示逻辑电路图连线构成异步二进制计数器。 采用单拍和连续测试方法对电路进行分析,用状态转移表或状态转移图记录单脉冲进行的实验结果,用波形图记录动态计数的实验结果。 实验过程中要尽可能采用所拥有的实验设备观察同步和异步二进制计数器相同与不同之处,观察其的计数特性及波形在不同Q端的分频特性。 你能用示波器测出各Q端输出波形的频率? 2.自启动扭环移存型计数器 用74LS194芯片构成下图扭环移存型计数器,对电路进行测试、分析和记录。 测试电路方式和步骤 ①单拍测试: 通过测试给出逻辑电路全状态转移图,确定电路逻辑功能,并说明电路能否自启动? 提示:为了得到完整的状态转移图可先将74LS194 QAQBQCQD置初始值1010 ,再使电路实现右移,记录QAQBQCQD状态转移图。实验过程中可以设置不同置初始值以观察移位型计数器的启动特性。 ②连续方式测试: 将工作方式控制端S1S0=01接逻辑电平开关, CLK端接连续脉冲0.1MHz, 将CLK端和QAQBQCQD接逻辑数字信号显示仪对波形显示观察分析,记录有效计数波形图。 ③分析测试结果指出电路逻辑功能,并分析该扭环移存型计数器与上次实验六中的扭环移存型计数器功能的同异,此电路的优点? 3.异步十进制计数器电路分析(选作) 按照教材P75图3.31所示逻辑电路图,用双JK触发器和门电路构成异步十进制计数器时序电路。 采用单拍和连续测试方法对电路进行分析。 实验过程中要尽可能采用所拥有的实验设备特别注意观察异步十进制计数器中由识别码和识别门获得的异步清零信号,特别注意观察不同输出Q的占空比值。

文档评论(0)

xinshengwencai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5311233133000002

1亿VIP精品文档

相关文档