任务十六进制计数器要点.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
工作任务 能力目标 能够根据任务要求合理选用集成芯片 能够利用触发器设计二进制、非二进制计数器 能够对电路的故障现象进行分析判断并加以解决 知识目标 时序逻辑电路的定义、分类 时序逻辑电路的分析方法 计数器的功能、分类 利用触发器实现计数器的方法 时序逻辑电路分析方法 时序逻辑电路的设计方法 ① 确定触发器个数n (原则: ,M是计数器的模) M=6,故n=3,取3个触发器 ② 选择状态编码,画出状态转换图 六进制加计数器有六个状态S0=000,S1=001,S2=010,S3=011,S4=100,S5=101,而110、111为无效状态;由S5→S0状态时,产生进位C=1 ③ 求出状态方程、输出方程 ④ 写出驱动方程: ⑤ 根据驱动方程、输出方程画出逻辑电路图 ⑥ 检查能否自启动 将两个无效状态110、111分别代入状态方程和输出方程,得到状态转换图如下: 六进制加计数器的调试 操作步骤 3 根据逻辑电平指示灯的变化,画出状态转换图 操作步骤 4 将计数器的CP脉冲和高位输出端Q3分别与双踪示波器的两路信号输入端相连,观察示波器的波形变化,画出波形图 六进制加计数器的调试 版权所有:常信院《电子技术与项目训练》课程组 实施 目标 资讯 交流 评估 课程名称:电子技术与项目训练(数字电路) 任务3-2: 十六进制计数器的设计与调试 1. 六进制加计数器的设计与调试 2. 十六进制递加计数器的设计与调试 3. 十六进制递减计数器的设计与调试 时序逻辑电路:任一时刻的输出信号不仅取决于该时刻的输入信号,而且还与电路原来的状态有关。它由组合逻辑电路和存储电路组成。 时序逻辑电路的组成 存储电路 组合逻辑门电路 … … … … x 1 x n z 1 z m q 1 q j y 1 y k 逻辑关系: 输出方程 驱动方程 状态方程 存储电路 组合逻辑电路 … … … … x 1 x n z 1 z m q 1 q j y 1 y k 时序逻辑电路的分类 1.按照触发器的触发方式 没有统一的时钟脉冲信号,各触发器状态的变化不是同时发生,而是有先有后。 同步时序逻辑电路 异步时序逻辑电路 所有触发器的状态变化都是在同一时钟信号作用下同时发生的。 CP 1 J C 1 1 K 1 J C 1 1 K 1 J C 1 1 K FF 1 FF 0 FF 2 Z Q 2 Q 1 Q 0 1 J C 1 1 K 1 J C 1 1 K 1 J C 1 1 K FF 1 FF 0 FF 2 Z CP Q 2 Q 1 Q 0 同步时序逻辑电路 异步时序逻辑电路 同一个 CP 不是同一个 CP 输出状态仅与存储电路的状态 Q 有关,而与输入 X 无直接关系或者没有单独的输出。 2.按照输出信号的特点 米里( Mealy )型 摩尔(Moore)型 输出状态不仅与存储电路的状态 Q 有关,而且与外部输入 X 也有关。 就是根据给定的时序逻辑电路图,找出该时序逻辑电路在输入信号及时钟信号作用下,电路的状态及输出的变化规律,分析出逻辑功能。 时序逻辑电路的分析 步骤 1 步骤 2 步骤 3 步骤 4 步骤 5 写出状态方程 写驱动方程、时钟方程 写出次态卡诺图、输出卡诺图 写出输出方程 状态转换真值表、转换图、波形图 步骤 6 分析逻辑功能 时序逻辑电路的分析 请仔细阅读书本例题P143例3.5; 同桌二人就以下问题展开讨论: 什么样的电路是同步时序逻辑电路? 按什么步骤来写状态方程? 根据什么来画次态卡诺图? 如何保证状态转换图应包含所有状态? 本例中CP信号是 有效的信号?(高电平/低电平/上升沿/下降沿) 在此例分析中,共有几个步骤?你觉得不易掌握的是哪一步骤? 例:分析下图所示异步时序电路的逻辑功能。 解:①求驱动方程 (摩尔型) CP 1 J C 1 1 K FF 1 Q 1 Q 1 1 J C 1 1 K FF 2 Q 2 Q 2 1 J C 1 1 K FF 0 Q 0 Q 0 CP0 CP1 CP2 ②求状态方程 ③列状态表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 0 0 0 1 0 1 0 0 0 0 0 0 1 1 0 0 1 1 0 ④画状态图

文档评论(0)

风凰传奇 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档