EDA设计II实验报告——多功能数字钟资料.doc

EDA设计II实验报告——多功能数字钟资料.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA设计II实验报告——多功能数字钟资料.doc

『EDA设计II』 课程实验报告 姓名 学号 学院 指导教师 时间 2011年 05月 多功能数字钟 摘要:本实验利用Quartus II软件设计多功能数字钟并下载到Smart SOPC实验系统,实现校分、校时、清零、保持和整点报时等多种基本功能,以及闹钟等附加功能。本实验首先通过Quartus II 软件对各模块进行原理图设计,并进行仿真调试,最后下载至实验平台验证其功能。 关键词:多功能数字钟 Quartus II软件 仿真 封装 校分 校时 清零 保持 整点报时 闹钟 Abstract:The experiment is to design a multi-purpose digital clock by Quartus II and then download to the test system of Smart SOPC.minute adjusting, hour adjusting, resetting, keeping and reporting time on integral hour. Apart from this, it can also be used as a alarm clock. First of all, we design the schematic diagram of every part. In addition, we simulate through Quartus II. At last, we download it to the tests platform and test the function. Key words:multi-purpose digital clock Quartus II simulate seal minute- adjusting hour adjusting resetting keeping reporting time on integral hour alarm clock 目录 一 设计要求说明 ……………………………………………………………3 1 实验目的 ………………………………………………………………………3 2 实验要求 ………………………………………………………………………3 二 方案论证 ……………………………………………………………………4 1 总体电路图 ……………………………………………………………………5 2 基本计时电路工作原理 ………………………………………………………5 3 附加闹钟电路工作原理 ………………………………………………………5 4 多功能数字钟原理框图 ………………………………………………………6 三 基本计时电路各子模块工作原理 ……………………………………6 1 脉冲发生电路 …………………………………………………………………6 2 计时电路 ………………………………………………………………………10 3 校时、校分、保持、清零电路 ………………………………………………14 4 动态译码显示电路 ……………………………………………………………16 5 报时电路 ………………………………………………………………………18 6 消颤开关组电路 ………………………………………………………………19 7 基本计时电路综合 ……………………………………………………………21 四 闹钟电路子模块工作原理 ……………………………………………24 1 闹钟消颤开关与闹钟校时校分清零电路 ……………………………………24 2 闹钟与计时校时分复用电路 …………………………………………………27 3 比较电路 ………………………………………………………………………28 4 2选1 显示复用电路 …………………………………………………………28 5 闹钟与整点报时复用电路 ……………………………………………………29 五 程序下载 …………………………………………………………………30 六 实验总结与感想 ………………………………………………………30 1 实验中出现的问题总结 ………………………………………………………30 2 实验感想 ………………………………………………………………………31 设计要求说明 1、实验目的 掌握较为复杂逻辑电路的设计方法。 进一步学习用VHDL语言描述逻辑电路。 2、实验要求 1)设计一个具有校时、校分、清零、保持和整点报时功能的数字钟。 2)对数字钟采用层次化的方法进行设计,要求

文档评论(0)

四娘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档