Ch常用组合逻辑电路-解读.pptVIP

  • 44
  • 0
  • 约7.62千字
  • 约 85页
  • 2016-04-07 发布于湖北
  • 举报
【例】用7485构成7位二进制数并行比较器。 解 用7485构成的7位二进制数并行比较器如图所示。注意低位模块的级联输入接“010”。此外,与加法器高位多余输入端的处理方法不同,比较器高位多余输入端只要连接相同即可, 本电路中仍然接0。 图 7位二进制比较器 2) 比较器的应用 利用比较器的“比较”功能,可以实现一些特殊的数字电路。 【例】用7485构成4位二进制数的判别电路,当输入二进制数B3B2B1B0≥(1010)2时,判别电路输出 F为1,否则输出F为0。 解 将输入二进制数B3B2B1B0与(1001)2进行比较,即将7485 的A输入端接B3B2B1B0,B输入端接(1001)2,则当输入二进制数B3B2B1B0≥(1010)2 时,比较器A>B端输出为1。因此,可用A>B端作为判别电路的输出F,电路连接如图所示。 图 判别电路 3.3 数据选择器和数据分配器 一 数据选择器 1. 数据选择器的逻辑功能 数据选择器(Multiplexer/Data Selector)是一种能从多路输入数据中选择一路数据输出的组合逻辑电路,与时分复用通信中发送端电子开关的功能类似。国标符号中规定用MUX作为数据选择器的限定符。目前常用的数据选择器有二选一、 四选一、

文档评论(0)

1亿VIP精品文档

相关文档