集成锁相环课件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 集成锁相环 低通滤波器(例无源比例积分滤波器) A:滑动直接计数法 直接对电脉冲计数,通过多倍单位时间采样,计算单位时间脉冲值。仍然按单位时间输出。 流量频率 计数时间 计数值 瞬时流量 计量精度 55Hz | 1KHz 1S 55|1000 55K|1000K 1.88%|0.1% 55Hz | 1KHz 2S 110|2000 110K’|2000K’ 0.9%|0.05% 滑动时间窗越大,精度越高; 瞬时流量越大精度越高 滑动时间窗越大,瞬态响应越差。瞬时流量越小精度越差 测量输出 测量输出 测量输出 测量输出 测量输出 测量输出 测量输出 测量输出 0 1 2 3 4 5 6 7 S B:周期测量法 采用高频时钟对电脉冲周期(或N周期)计时,通过周期换算,计算单位时间脉冲值。 流量频率 时钟源 周期计数值 瞬时流量 计量精度 55Hz | 1KHz 10KHz 181|10 181K|10K 0.5%|10% 55Hz | 1KHz 100KHz 1818|100 1818K|100K 0.05%|1% 时钟频率越高,精度越高; 瞬时流量越低精度越高 瞬态响应好;瞬时流量越大精度越差 测量输出 流量脉冲 时钟源 C:分段测量法采 综合滑动直接计数法和周期测量法的优点,根据流量脉冲的频率分别选择。 高频段采用直接计数法 低频段采用周期测量法 中频段,精度较低; 低频段瞬态响应差; 3、自动跟踪式(锁相倍频法)提高计量精度 将流量脉冲通过锁相倍频技术,将信号等精度提高信号频率,使fo=N fi ,然后进行电脉冲计数。 经锁相倍频得到的脉冲是连续均匀的,实现对流量脉冲的等精度、等间隔的“细化”,每个倍频脉冲都对应一具体流量值,因此可大大提高瞬时流量的精度。 流量频率 倍频 单位时间计数值 瞬时流量 计量精度 55Hz | 1KHz 10 550|10000 550K|1000K 0.18%|0.01% 55Hz | 1KHz 100 5500|100000 5500K|10000K 0.01%|0.001% 自动完成信号捕捉与相位锁定,不会引入插入误差; 倍频N倍,精度提高N倍, 倍频越高精度越高; 不影响瞬态响应; 具有可直接应用的特点。 fmax≈1/( R1(C1+32PF)) ≈ 49kHz 选用相位比较器II 捕捉锁定范围: fL =1/2( fmax-fmin ) ≈25kHz R2?∞ fmin ≈0Hz 流量脉冲非对称方波,选用相位比较器II 串模干扰:串模干扰是指干扰电压与有效信号串联叠加后作用到仪表上的。 电网串模干扰:由50Hz工频电网造成的串模干扰,通常来自于高压输电线、与信号线平行铺设的电源线、传感器引线、被测体感应、人体感应等等以及电源变压器不良屏蔽或稳压滤波效果不良等引入串模干扰。 * * 河北科技大学 信息科学与工程学院 数字化测量技术省级精品课 第一节 锁相环简介 众所周知,如果广播电台发射的信号频率不稳定,或者超外差式收音机的本级振荡频率不稳定,在收听节目时就很容易发生“跑台”、“串台”现象,严重影响收听效果。假设收音机具有自动跟踪电台的本领,能根据电台频率的变化随时调整本振频率,确保465kHz的差频不变,则上述问题可迎刃而解。而这正是锁相环的用途之一。目前,在现代通信设备、彩色电视机、高档收录机中,广泛采用了锁相技术。 锁相技术的理论是1932年提出的 英文: Phase-locked loop 简称:PLL 图5-1-1 锁相环的基本构成 Uφ = Kd (θ1–θ2) Ud = Uφ F(s) +N、-N

文档评论(0)

x5511167 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档