- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理课程复习
微机原理课程复习重点
CH. 1
P3: 字长及分类 图1.1 三者之间的差别
P4: CPU功能及相应结构、顺序执行 冯· 诺依曼体系结构
P5: 图1.2 三大总线、作用、功能
CH. 2
P8: 关于8086:内部字长 16位 外部总线 16位
8088:准16位机 内部16位、外部8位DB 20位地址线 220=1MB
图2.1 EU+BIU
20位地址的形成:DS/CS:BX/IP 段寄存器的内容左移4位+IP/reg.
P12: 8086总线周期 T1、T2、T3、T4
第一次作业内容
f=1/T
Tw的位置以及作用
Ti的位置以及作用
P14: 8086/8088引脚的区别,图2.3,
各引脚信号的定义要从名称上(英文)去理解、记忆,
注意有效电平信号的标示“——”
表2.2, 和Ao的组合所对应的操作,对准状态和非对准状态,第二次作业内容
P17: 最小模式及特点 图2.4以及以下文字
P21: 最大模式及特点 图2.8以及以下文字
两者的区别:1. 2. 单处理器、多处理器 3. 地址总线没有变化,数据总线的驱动不一样,控制总线的形成不一样。
P25:Reset 时序,作业一3
0→All reg. F→CS, CS:IP=FFFF:0000=物理地址FFFF0
内存高端地址→ROM区,BIOS程序;低端地址→RAM区00000~003FF中断向量表
教材中讲到的50μs、4CLK、7CLK和完整RESET时序中的对应关系。
P26: 总线操作 作业一4 最小模式的读、写, 最大模式的读、写
P33:关于中断 作业二1 小端规则 中断向量表图2.16 入口地址 中断类型码
CPU中断响应优先级:内部中断(除单步)外部中断(NMIINTR)图2.17
注意:CPU对中断检查的次序以及实际能够得到优先服务的中断。
P39:中断处理子程序和软件中断
中断发生时,INTR=1,IF=1,相关的操作,堆栈的变化,堆栈的特性等等
P40:软件中断的特点,中断子程序和普通子程序的差异
P43:编址问题 作业二3
统一编址 MOTOROLA
分开编址 Intel 8086/8088属此类
内存: 220=1MB
I/O编址:216=64K→DX reg. 28=256→IN/OUT PORT_ADD
读写信号,对内存和I/O的区分:
=1 对内存; =0 对I/O
P47:8086CPU的三种工作方式 作业三1
实地址方式 保护虚拟地址方式 虚拟8086方式
P55:指令流水线和地址流水线 作业三4
指令流水线:BIU、 IPU、 IDU、 EU
地址流水线:SU、 PU (P56**)
CH. 3 指令系统
P98:
常用的指令 MOV IN OUT ;
类型、字节、字的操作,寻址范围、寻址方式 (P98)
完整的汇编格式 P143 注释的作用: 1.指令本身的功能 2.在程序中起的作用 3.整体功能说明
常用的伪指令 P149
流程图,入口、出口,可以表达出设计者的思想,完整的描述,忌:把指令的操作写在框图里。
实验中用到的几个DOS调用(P510)入口参数 输出用; 出口参数 输入用 注意调用格式: MOV AH,调用号 INT 21H
CH. 4
P170:
容量:
存储器芯片的内部结构 行×列 P171 图4.1 片内地址 2N=芯片容量 128M×1bit
存储器模块(内存条) 128M×8bit=128MB
存储器系统的构成 128MB×4=512MB 256MB×2=512MB
地址范围、可寻址空间:
片内地址+片外地址 片内地址由接入芯片的地址线决定;片外地址由译码电路产生的片选信号决定
外部译码电路产生的片选信号,或类似的EN、CE、信号
三种译码方式 全译码、线译码、部分译码,区别在于是否有地址重叠空间
存储器的类型:
a. RAM (SRAM DRAM 区别:速度、刷新) 低端地址区 为操作系统提供运行空间
b. ROM (ROM PROM EPROM EEPROM 可改写的次数不一样) 高端地址区 BIOS
c. Cache 高速缓存(P188)工作机制、原理,在CPU和内存之间 三种组织方式:全相联、直接相联、组相联
外存:硬盘、软磁盘、磁带机、U盘
CH. 5
P199:
作用、速度、信号类型(P200)
CPU—外设间的信号 P200
接口(Interface、芯片)和端口
文档评论(0)