- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑设计实验报告实验06
浙江大学城市学院实验报告
课程名称 数字逻辑设计实验
实验项目名称 实验六 编码器及其应用
学生姓名 专业班级 学号
实验成绩 指导老师(签名 ) 日期
注意:
务请保存好各自的源代码,已备后用。
完成本实验后,将实验项目文件和实验报告,压缩为rar文件,上传ftp。如没有个人文件夹,请按学号_姓名格式建立。
ftp://wujzupload:123456@22:2007/upload
文件名为:学号_日期_实验XX,20120905_实验01
实验目的和要求二. ) EI 0 1 2 3 4 5 6 7 A2 A1 A0 GS EO
3. 16-4线编码器(选做)
【原理图】
【功能仿真波形图】
【管脚配置】
【下载到FPGA(截图)】
【实验结果(请拍两幅照片,一幅对应开关输入,一幅对应编码输出),并记录结果填写表格6-3】
表6-3
输入 实验输出(LED灯亮还是灭) EI2 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 D C B A GS EO1
三. 思考题
1、说明74LS148的输入信号EI和输出信号GS、EO的作用。
2、4-2编码器中,当I0为1,I1~I3都为0和I0~I3均为0时,输出Y1 Y0均为00,这两种情况如何加以区分?
3、10-4线优先编码器74LS147
测试方法与74LS148类似,只是输入与输出脚的个数不同,功能引脚不同,请自行完成。
四、讨论、心得
记录实验感受、上机过程中遇到的困难及解决办法、遗留的问题、意见和建议等。
文档评论(0)