- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA工具软件实验报告
Modelsim
十六位移位寄存器
实验目的:
使用软件Modelsim,通过Verilog语言表达移位寄存器的功能,进一步学习信号赋值与变量赋值、顺序语句与并行语句、进程结构。
实验原理:
Clk是移位时钟信号,load_in是16位预置数据端口,load_en是数据预置使能信号,dout是移位输出,dir是移位模式控制信号。此电路工作原理是:当clk上升沿到来时进程启动,若此时预置使能load_en为高电平,则将输入端口的16位二进制数作为移位的初始值;若load为低电平,则执行:当dir为低电平时左移,为高电平时右移.
实验步骤:
1.在E盘新建文件夹命名为“dyj”再文件夹里新建子4个子文件夹分别命名为“modelsim”“synplify”“quartus”“src”。打开Modelsim软件,新建工程,File—?new—?project,在 Project Name 中写入工程的名字“shift16”,
完成后会出现
,选择 Add Existing File
module shift16(clk,dout,left_in,right_in,dir,load_en,load_in);
input clk;
output [15:0] dout;
reg [15:0] dout;
input left_in;
input right_in;
input dir;
input load_en;
input [15:0] load_in;
always @(posedge clk) begin
if (load_en == 1)
dout = load_in;
else begin
if (dir == 1) begin
dout = dout 1;
dout[15] = left_in;
end
else begin
dout = dout 1;
dout[0] = right_in;
end
end
end
endmodule
添加完成后,接着添加(testbench)程序:
timescale 1ns/1ns
module shift16_tb;
reg clk;
wire [15:0] dout;
reg left_in;
reg right_in;
reg dir;
reg load_en;
reg [15:0] load_in;
initial begin
clk = 0;
left_in = 0;
right_in = 0;
dir = 0;
load_en = 0;
load_in = 16h1234;
#5 load_en = 1;
#5 load_en = 0;
#5 left_in = 1;
#5 dir = 1;
#5 right_in = 1;
end
always #1 begin
clk = ~clk;
end
shift16 sh(clk, dout, left_in,right_in,dir,load_en,load_in);
endmodule
2.编译(Compile)。 在shift16.v 的文件上点右键,选择 Compile Compile All进行编译,当两个程序都编译成功,后面的“?”变成了对勾。
3.进行仿真:
点击 library,再点击 work前的“+”号,将其展开,我们仿真只需用到shift16 _tb。选择 simulate——simulate without optimization仿真,选择Add To Wave Selected Signals,这样波形窗口就会出现,设定仿真时间,然后按仿真时间旁边的运行键就会出现波形,波形图如下:
synplify
4. 打开synplify.pro软件 新建工程,open project—new project,然后双击rev_1进行设定;在Device出进行选择,将Technology选择Alter a CYCLONE 在Pakage选择TC144 在Speed选择-8
在Implementation Results 处设定名字,在Implementation name处详写入名称“shift16”,在Results file name处写入相同的名称“shift16.vqm”。在Verilog选项下在Top Level Module处写入“shift16”。
在设定完成后进行保存,保存到:E:\dyj\synplify
5.然后添加
文档评论(0)