- 1、本文档共35页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DSP原理与实训指导 第四章 TMS320系列DSP芯片 4.1 TMS320C2xx系列 DSP 4.3.2 TMS320C54X的引脚说明 4.3 TMS320C500系列 DSP 引脚名 类型 说明 A22~A0 O/Z 并行地址总线,用于寻址片外数据/程序存储器及I/O。A15~A0在保持模式下或EMUI/ 为低电平时呈高阻态。A22~A16用于扩展程序存储器寻址(仅LC548),具有总线保持特性 D15~D0 I/O/Z 并行数据总线,在CPU和片外数据/程序存储器或I/O器件间传递数据。当没有输出或者当 或 起作用时,D15~D0呈高阻;当EMUI/ 为低时,也呈高阻,具有总线保持特性 O/Z 中断响应信号,说明芯片收到了一个中断,程序计数器定位于A15~A0所指定的中断响应单元。EMUI/ 为低时,为高阻态 … … … 4.3.3 存储器 4.3 TMS320C500系列 DSP C54x存储器由三个独立的可选择空间组成:程序,数据和I/O空间。数据空间和I/O空间都是64K 。所有的C54x芯片都包括随机访问存储器(RAM)和只读存储器(ROM)。RAM又分两种:双访问RAM(DARAM)和单访问RAM(SARAM)。 可以把双访问RAM(DARAM)和单访问RAM(SARAM)分别作为数据存储器和程序/ 数据存储器。 168K 56K 0 24K 0 0 0 0 0 0 SARAM* 32K 8K 16K 8K 8K 6K 6K 10K 10K 5K DARAM* 0 0 4K 16K 0 16K 16K 0 0 8K Program/data 0 16K 4K 16K 2K 32K 32K 2K 2K 20K Program 0 16K 4K 16K 2K 48K 48K 2K 2K 28K ROM: 5420 5410 5402 549 548 546 545 543 542 541 Memory Type 4.3.3 存储器 4.3 TMS320C500系列 DSP C54x存储器分配 大连理工大学出版社 * 大连理工大学出版社 大连理工大学出版社 * 大连理工大学出版社 新世纪高职高专教材编审委员会组编 主编 喻宗泉 4.1 TMS320C2xx系列DSP 4.2 TMS320C3x系列DSP 4.3 TMS320C5000系列DSP TMS320C2XX是TI公司推出的继TMS320C2X和TMS320C5X之后的一种低价格、高性能的定点DSP芯片, 也称为C2000系列。TMSC2000系列DSP主要用于代替MCU,应用于各种工业控制领域和消费电子产品,尤其是电机控制领域。 C2000系列DSP芯片具有如下特点: (1)处理能力强。指令周期最短是25ns,运算能力达40MIPS。 (2)片内具有较大的闪速存储器。 (3)芯片的功耗低。 (4)资源配置灵活。 4.1.1 TMS320F206的结构特点 4.1 TMS320C2xx系列 DSP 1) 5V工作电压,20MHz主频时,指令周期50ns; 2) 3个外部中断引脚; 3) 片内存储器:544×16bit双寻址RAM,分为B0,B1,B2三块,其容量分别为256,256,32,统称为DARAM; 32K×16bit用户可编成Flash,作为程序空间;4K×16bit单寻址RAM,可作为程序和数据空间,称为SARAM。 4) 寻址空间共244k×16bit 64K程序(PS)空间 64K数据(DS)空间 64K I/O(IS)空间 5) 32bit算术逻辑单元(ALU)/累加器(ACC); 6) 16×16bit 乘法器,乘积结果寄存器32bit; 7) 程序空间和数据空间之间可进行数据搬移; 8) 8级内部硬件堆栈,存放调用/中断返回地址; 9) 片内设备: 16bit定时器;片上软等待产生器:可以分别为PS、DS、IS空间产生0~7个等待;片上振荡器和锁相环,有倍频和分频功能:乘1、乘2、乘4、除2;6个通用I/O引脚;全双工异步串口UART;增强的同步串口,带4级FIFO。 10) 硬件等待; 11) 休眠的IDLE模式,低功耗; 12) 标准的IEEE1149.1仿真口; 13) 100脚表贴器件。
文档评论(0)