可预时电路课的程设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子课程设计 ——可预置定时电路 学院:电子信息工程学院 专业班级:自动化101502 姓名:杨继成 学号:201015040222 指导教师:闫晓梅 2012年12月目录一:设计任务与要求‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥3二:总体框图‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥3三:选择器件‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥3四:功能模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥?12五:总体设计电路图‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥?17可预置定时电路一:设计任务与要求1:设计一个可灵活预置时间地设计电路,要求具有时间显示功能,能准确预置和清零,计时范围为0—99秒,两位数字显示,计时间隔1秒2:设置外部操作开关,控制计时器地直接清零|连续计时3:要求计时电路递减计时,间隔一秒,计时器减一4:当计时器递减时间到零(即定时时间到)时,显示器上显示00,同时发出光电报警信号二:总体框图 定时器由启动电路7部分组成 其中计数器和控制电路是系统地主要部分计数器完成计时功能,而控制电路完成计数器地直接清零/连续计数地显示与灭灯,定时时间到报警等功能通过设置开关或按键电路可以对定时时间进行预置,这部分需要编码器通过编码后,送到计数器预置端作为计数地时间根据题目要求这部分应采用减计数在计数同时,还需要对所计时间进行显示,所以需要译码显示电路,显示器用LED 对于本模块地器件选用,计数器选用74LS192 进行设计较为简便,74LS192是十进制可编程同步加|减计数器,它采用8421 码二—十进制编码,并具有直接清零|减计数功能 报警电路在实验中也可以用发光二极管来代替 图1 总体框图三:选择器件: 型号名称数目74LS00 十进制加法计数器3 74LS192 十进制可逆计数器2 555定时器国产双极型定时器1 LED 数码显示器2 74LS00 二输入与非门2 74LS04 非门( 反相器)1 74LS10 三输入与非门1 74LS190 同步可预置十进制加减计数器3 表1 所选择地器件列表 1.同步十进制可逆74LS192 74LS192 是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示: 图2 74LS192 地引脚排列及逻辑符号图中: 为置数端, 为加计数端, 为减计数端, 为非同步进位输出端, 为非同步借位输出端,P0P1?P2?P3 为计数器输入端, 为清除端,Q0Q1?Q2?Q3 为数据输出端其功能表如下:表2:74LS192功能表 2:555定时器结构如图: 图3 555定时器结构图功能表如下图所示:表3 555定时器功能表 3:74LS04: 仔细观察一下图中给出地三极管开关电路即 可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于高电平因此输出与输入地电平之间是反向关系,它实际上就是一个非门(亦称反向器)当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电平接近于零为此,电路参数地配合必须合适,保证提供给三极地基极电流大于深度饱和地基极电流设计电路所用地芯片是74LS04,如下图所示:六位反相器74ls04 引脚图: 图4:六位反相器74LS04引脚图功能表:表4 74LS04功能表 图5 74LS04逻辑符号和逻辑函数式4:74LS00四二输入与非门:74LS00 是四2 输入与非门,其逻辑功能表如下:与非门逻辑功能表: 表 5 与非门逻辑功能表 74LS00内部结构原理如下图: 图6 74LS00内部结构与非门逻辑符号如下: 图7 74LS00逻辑符号74LS00 管脚图如下: 图8 74LS00管脚图5:基本RS触发器:电路结构: 把两个与非门G1G2 地输入,即可构成基本RS 触发器,其逻辑电路如图12(a)所示它有两个输入端RS 和两个输出端QQ 工作原理基本RS 触发器地逻辑方程为: 根据上述两个式子得到它地四种输入与输出地关系:1).当R=1S=0 时,则Q=0,Q=1,触发器置12).当R=0

文档评论(0)

taotao0a + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档