- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
流水线ADC的系统建模与架构设计
摘要
ADC(Analog.to.Digital
其集成度与复杂度正随着系统对精度和速度要求的不断提高而提高。面临工艺
尺寸不断缩小以及电源电压不断降低的形式,如何在保证ADC性能的同时降
低其功耗,减小各种非理想因素对数据转换所造成的不良影响就成为ADC设
计的主要课题之一。流水线型ADC是当前高速、高位ADC的主流结构,在其
系统级设计阶段就将功耗规划以及非理想效应的规避等问题纳入考虑范畴是整
个系统设计的关键一环。基于此,本文重点考察高速、高位流水线ADC中的
各种非理想因素,分析、量化其对ADC性能造成的影响,并给出相应的改进
方法;以功耗和系统信噪比作为重要考察参数,通过分析比较选定14位高性能
流水线ADC的系统架构。
andHold
文中首先分析了SHA(Sample
DAC)中对后续电路设计有重要影响的系统层面的因素,完成对整个ADC的
设计指标分解。根据SHA采样阶段的开关电容电路特性、保持阶段的运算放大
器的建立特性等得出SHA的主要参考设计指标;考察MDAC的建立特性,包
括稳态建立误差和动态建立时间两个方面,得出MDAC中运放的指标要求。其
次,以功耗和噪声容限为主要着眼点寻求流水线ADC架构的优化。给出确定
流水线ADC的流水级数、单级精度以及首级精度的原则,并据此在多种组合
中选定优化的ADC架构:在满足一定的噪声容限的条件下,设定每个流水级
中采样电容的值,使得满足MDAC中运放的负载电容和功耗要求。最后,给出
了14bit、100MSample/s流水线ADC的架构优化实例。
本文的工作主要基于数学模型描述以及MATLAB工具实现。在非理想效
应的分析中用到了Simulink工具,用以验证模型,分析各种效应对输出信号频
谱的影响并判断其对性能衰减的幅度;在架构的优化选择中,对各种待选组合
所对应的公式描述使用MATLAB语言进行建模。对上述模型进行仿真验证,
得到的~些主要结论如下:流水级数越多,功耗相对减小;首级精度较高时,
后级所需要的采样电容越小,后级的功耗越小;缩减因子为O.5左右时,系统
功耗比较优化;在满足噪声容限的条件下,后级功耗的减小量要大于首级功耗
的增加量才能达到减小系统功耗的目的。
关键词:流水线型ADC,非理想效应,建立特性,功耗,噪声容限
4
for
andArchitecture
Modeling Design
Systematic
ADC
pipeline
ABSTRACT
outsideand
theinterfacebetweenthe
Converter),as
ADC(Analog.to.Digital
continuous on
insideoftheelectronic integration
the system,needs improvements
on resolutionand the
and withthe its speed.In
complexityincreasingrequi
原创力文档


文档评论(0)