EDA课程设计报告(数字电子时钟)资料.docx

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE \* MERGEFORMAT- 16 - EDA课程设计报告 设计题目: 数字时钟的设计 班 级: 电气工程及其自动化 姓 名: 学 号: 日 期: 2014年6月15日 目录 摘要 一、课程设计任务及要求 3 1.1实验目的 3 1.2功能设计  PAGEREF _Toc295983324 \h 4 二、整体设计思想 4 2.1性能指标及功能设计 4 2.2总体方框图 4 三、详细设计  PAGEREF _Toc295983328 \h 5 3.1数字时钟的结构:  PAGEREF _Toc295983329 \h 5 3.2控制模块的结构 5 3.3.1按键处理模块 6 3.3.2定时时钟模块 6 3.3.3扫描时钟模块 6 3.3.4定时计数模块 6 3.3.5显示控制模块 7 四、主程序……………………………………………………………………………………………. 7 五、实验步骤……………………………………………………………………………………………14 5.1工程建立及存盘 14 5.2时序仿真 14 5.3引脚锁定 14 5.4硬件测试 15 5.5实验结果 15 结束语 15 参考文献 16 EDA技术实现的数字电子时钟设计 作者: 指导老师: 摘 要 EDA技术在硬件实现方面融合了大规模集成电路制造技术,IC版图设计技术、ASIC测 试与封装技术、FPGA /CPLD编程下载技术、自动检测技术等;EDA技术为现代电子理论和设计的表达与实现提供了可能性。在现代技术的所有领域中,纵观许多得以飞速发展的科学技术,多为计算机辅助设计,而非自动化设计。显然,最早进入设计自动化的技术领域之一是电子技术,这就是为什么电子技术始终处于所有科学技术发展最前列的原因之一。不难理解,EDA技术已不是某一学科的分支,或某种新的技能技术,应该是一门综合性学科。它融合多学科于一体,打破了软件和硬件间的壁垒,是计算机的软件技术与硬件实现、设计效率和产品性能合二为一,它代表了电子设计技术合应用激活速 的发展方向。 电子时钟以成为人们常生活中数字电子钟一般由振荡器,分频器,译码器,显示器等部分组成。电子时钟的应用非常广泛,应用于人家庭或车站、剧场、办公室等公共场所,给人们的生活,学习,工作,娱乐带来极大的便利, 尽管目前市场上以有现成电子时钟集成电路芯片,价格便宜这些都是数字电路中最基本的,应用最广的电路。数字电子钟的基本逻辑功能框图如下:它是一个将“时”,“分”,“秒”显示于人的视觉器官的计时装置。他的计时装置的周期为24小时,显示满刻度为23时 59分59秒,另外应有校时功能。 关键字:EDA;VHDL语言;电子时钟 课程设计任务及要求 1.1实验内容 选用合适的可编程逻辑器件及外围电子元器件。设计一个数字电子钟,利用EDA软件(QUARTUSⅡ)进行编译及仿真,设计输入可采取VHDL硬件描述语言输入法和原理图输入法,并下载到EDA实验开发系统,连接外围电路,完成实际测试。 1.2设计要求 1)用六个数码管显示时、分、秒信息 2)设置复位功能,可通过复位键将时、分、秒清零 3)具有时、分预置功能,可分别对时和分做递增设置和递减设置 二、整体设计思想 2.1性能指标及功能设计 数字钟时常见的一种计数装置,数字钟以1Hz的频率工作。该设计完成数字钟的运行和显示。其主要功能有: (1)数字钟以1Hz的频率工作,其输入频率为1MHz。 (2)数字钟显示时、分、秒信息。这些显示信息在6个7段

文档评论(0)

钱缘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档