开关电源六级能效详解精要.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
开关电源高级能效详解 近一两年内,基本做电源产品都为了更新六级能效而忙碌,新规要求倒逼产品升级换代,是好事,也是挑战。 关于六级能效,两个要求:一,待机功耗 二,平均效率 针对这两点,除了拥有一颗新颖的IC,还有那些细工需要注意的,扒一扒。 首先,先了解下标准要求: 美国能效要求 一、待机功耗 以美国能效要求为例,要求49W以下空载功耗为0.1W,大于49W空载功耗为0.21W;欧盟49W以下为75mW,大于49W为150mW。在设计电源时,相对于75mW的空载功耗,必须要精打细算到每个细节上。 以下几点为显在的固定消耗点: 1,Vcc启动回路 2,X电容放电回路 3,IC Vcc供电回路 4,电压(电流)检测环路 5,假负载首先,新出的IC大多具有HV启动关断功能,启动后关闭启动电阻回路,避免此回路损耗。当然,这属于IC原有功能,不在本贴的主旨中,这里一带过,同时后面的一些延伸也会用到此引脚,顺带一说。如下: 当没有HV启动功能的芯片时,Vcc只能尽量大启动电阻,大的启动电阻又需要较快的启动时间时,可以这样做,Vcc两级DC接法,C16用于启动储能,C14用于辅助供电储能,使启动时较大R的情况下C能更快充到IC启动阈值: X电容放电 IEC60950要求1S内电压下降到37% IEC60065要求2S内电压下降到35V以下 例, 按第1条,X电容放电时间常数RC需小于1, 设X电容为0.33uF,Rx*Cx1,那么Rx3MΩ,由于电容量存在20%误差,那么此电阻选值留足裕量,那应在Rx*0.7内,约2MΩ。 电阻损耗, PR=U2/R,设ACmax=264V PR=2642/2M PR=34.8mW CoC要求49W以下75mW待机或DoE要求49W以下100mW待机,不管那个标准,这部份的损耗都显得巨大。怎么办,使用更小的X电容(当0.1uF以下,可以不使用放电电阻),或想办法让这个R更灵活一点,如下: 1,在断电后,利用IC的HV脚对Cx进行放电 2,没有HV启动脚,将启动电阻接到X电容放电电阻中点,断电后,利用IC的Vcc脚帮助放电,可减小X电容两端电阻的放电功率: 3,把EMC元件后移动,AC端不放X电容: Vcc供电 尽量小的Vcc限流电阻,减小损耗。一般拥有较宽的Vcc的芯片,只要Vcc电压在要求范围内,供电可不用限流电阻, 较小的电压标测环流,如图流经R11、R16的静态电流。 图中两电阻75K+7.5K,回路静态电流约U/R=0.3mA, I2R约7.5mW。 如设为47K+4.7K,则U/R=0.49mA, I2R约12.5mW。 所以在环路允许的情况下,建议选取较大值。 假负载 一般为了稳定环路在输出预加一定的假负载,在目前6级能效来说,几乎不能接受,假设一个5V1A的电源预加1KR电阻假负载,实际消耗P=U2/R,实际上消耗25mW的功耗,已占COC待机要求的1/3。 所以要稳定,设整合适的环路才是正道。 待机小结: 1,从功耗上来说,极大一部份来自于高压启动回路,可以从芯片功能选择,启动取电的设计,储能与Vcc的区分来实现较低的消耗。 2,线路中所有元件均存在消耗,所以,对各部份具体核算功耗,再尽可能降低。 3,选用具有突发模式的IC,待机处于突发模式,损耗降低明显。 二、效率 涉及效率,几乎包含了电源的整个系统设计,从整流到变压器转换,再到整流DC输出所有有电流过的地方都涉及损耗,包括EMI的抑制。要提升效率就是提升整个系统设计的合理性和平衡。不再大范围讲解,主要讲述一些重点和我们容易忽略的一些细节。 桥堆 桥堆的损耗是否有注意到,如下同是KBL06,有不同的Vf: 下面为ST品牌,同参数下Vf要低0.1V Pdiode=Vf*Iavg input curretn 常被忽略的参数,其实一直在侵食我们的效率。输出整流二极管 输出整流D5选用更低Vf的二极管,CCM下需要更快的Trr,如肖特基。 Vf直接影响损耗及发热 较低的Vf会有小的Pd=Vf*Iout 如下,同品牌在同等条件下参数对比: MBRB20100CT Vf:0.95V MBR20H100CT Vf:0.

文档评论(0)

糖糖 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档