:第章中央处理器精要.ppt

18.有一个8位机,采用单总线结构,地址总线16位(A15~A0),数据总线8位(D7~D0),控制总线中与主存有关的信号有MREQ(低电平有效允许访存)和R/W(高电平为读命令,低电平为写命令)。 主存地址分配如下:从0~8191为系统程序区,有ROM芯片组成;从8192~32767为用户程序区,最后(最大地址)2K地址空间为系统程序工作区。(上述地址均用十进制表示,按字节编址)。 现有如下存储芯片:8K×8的ROM,16K×1、2K×8、4K×8、8K×8的SRAM。请从上述规格中选用芯片设计该主存储器,画出主存的连接框图,并指以画出片选逻辑及与CPU的连接。 [解] 1)主存结构:系统程序区由ROM芯片组成,用户程序区和系统程序工作区均由RAM芯片组成。共需: 8K×8的ROM芯片1片, 8K×8的SRAM芯片3片, 2K×8的SRAM芯片1片。 主存地址分配如图所示。 U0(ROM) U1(SRAM) U2(SRAM) U3(SRAM) U4(SRAM) 0000-1FFFH 2000-3FFFH 4000-5FFFH 6000-7FFFH F800-FFFFH D7 D0 0 0 0 - - - - - - - - - - - - - 0 0 1 - -

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档