第三模块:组合辑电路.docVIP

  • 29
  • 0
  • 约4.61千字
  • 约 10页
  • 2016-06-08 发布于贵州
  • 举报
第三模块:组合逻辑电路 一、本模块学习目标 1、了解组合逻辑电路的定义 2、掌握组合逻辑电路的分析 3、掌握组合逻辑电路的设计 4、熟悉逻辑函数式的最佳化问题 5、熟悉中规模组合逻辑电路(译码器、编码器、全加器、数据选择器和数值比较器)的原理、功能和应用 6、中规模组合逻辑电路(译码器、编码器、全加器、数据选择器和数值比较器)的原理、功能和应用 7、了解组合逻辑电路的瞬态现象--竞争冒险 二、本模块重难点内容 1、组合逻辑电路在逻辑功能和电路结构上的特点(与时序逻辑电路的区别) 2、组合逻辑电路的设计方法和步骤,以及在使用小规模集成电路进行设计和用中规模集成组合逻辑电路模块进行设计的区别。 3、几中常见的中规模集成组合逻辑电路的逻辑功能和使用方法(会读功能表,掌握扩展功能能的接法和附加控制端的各种应用,用于组合逻辑电路设计的原理等。) 4、定性了解组合逻辑电路中的竞争—冒险现象及常用的消除方法 三、本模块问题释疑 1、列举逻辑函数的四种表示方法? 答:逻辑真值表、逻辑式、逻辑图、卡诺图和波形图。 2、什么是组合逻辑电路? 答:在任何时刻,输出状态只决定于同一时刻名输入状态的组合,而先前状态无关的逻辑电路称为组合逻辑电路。 列出分析组合逻辑电路的步骤? 答:分析步骤如下: 由逻辑图写出各输出端的逻辑表达式; 化简和变换名逻辑表达式; 列出真值表; 根据真值表和逻辑表达式对逻辑电路进行

文档评论(0)

1亿VIP精品文档

相关文档