- 1、本文档共50页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(2)DLD * AR 3 + , A 7 F B 0 0 0 1 2 3 5 A Data memory 1 2 0 8 0100 0 1 0 0 AR 3 5 0 6 8 0101 (3) BACCD B ANDM 4444H,*AR1+ 《DSP原理及应用》总复习 第4章 汇编语言程序的开发工具 大纲要求: 基本内容:TMS320C54x软件开发过程;汇编语言程序的编辑、汇编和链接过程;COFF的一般概念;源程序的汇编;链接器的使用。 教学重点:常用汇编伪指令的功能和含义;链接命令文件的编写方法和链接器命令的功能和含义。 教学难点:汇编语言程序的编辑、汇编和链接过程;汇编器、链接器对段的处理;链接器对程序的重新定位等。 基本要求:理解TMS320C54x软件开发过程;理解汇编语言程序的编辑、汇编和链接过程;正确理解COFF的一般概念;掌握常用汇编伪指令的功能和含义;掌握链接命令文件的编写方法和链接器命令的功能和含义。 本章内容对于正确理解汇编语言程序的伪指令 和链接命令文件的MEMORY和SECTIONS伪 指令具有重要作用,复习本章不要死记硬背, 应结合第5、6章的例程及实验程序的阅读和分 析,通过正确理解记忆各知识要点。 例1、下面哪条伪指令是未初始化段? (A).bss (B).text (C).data (D).sect 例2、下面哪条伪指令是命名段? (A).bss (B).text (C).data (D).sect 《DSP原理及应用》总复习 第5章 汇编语言程序设计 大纲要求: 基本内容:汇编语言源程序的格式、常数与字符串、符号和表达式;堆栈的使用方法;控制程序;算术运算程序;重复操作程序;数据块传送程序;小数运算程序;浮点运算程序。 教学重点:汇编语言源程序的格式;堆栈的使用方法;控制程序的编程方法;算术运算程序、重复操作程序、数据块传送程序的编程方法。 教学难点:小数运算程序和浮点运算程序的编程方法。 基本要求:掌握汇编语言源程序的格式;正确理解汇编语言中的常数、符号及表达式;掌握堆栈的使用方法;掌握控制程序的编程方法;掌握算术运算程序、重复操作程序、数据块传送程序的编程方法;正确理解小数运算程序和浮点运算程序的编程方法。 本章内容是本课程的重要章节,是设计应用软 件的基础,教材和实验指导书所示例程应完全 读懂并能自主完成课后习题。 例1、C5402的有符号数所能表示的最大正数是多少?32767(07FFFH) 最大负数是多少?-1(0FFFFH) 最小负数是多少?-32768(8000H)(分别用10进制数和16进制数表示) 例2、 分别用16进制和分数表示C54xDSP所能表示的最小有符号正小数 0001H,1/(2的15次方) 例3、 试用双操作数乘加指令编写y=ax+b的程 序,假设a,x,b均为小数。(只写关键指令即可) 《DSP原理及应用》总复习 第6章 应用程序设计 大纲要求: 基本内容:FIR滤波器的DSP实现;IIR滤波器的DSP实现;快速傅里叶变换(FFT)的DSP实现;正弦波信号发生器。 教学重点: FIR滤波器的DSP实现;IIR滤波器的DSP实现。 教学难点:快速傅里叶变换(FFT)的DSP实现 基本要求:掌握数字滤波器(FIR和IIR)的DSP实现;正确理解快速傅里叶变换(FFT)的DSP实现;掌握正弦波信号发生器的实现。 本章内容重点掌握FIR和IIR滤波器的DSP实现 原理,能够读懂实验指导书FIR滤波器和IIR滤 波器的实验例程,能够利用线性缓冲区法和循 环缓冲区法编写算法实现的关键指令段。 例1、教材P179、P180页程序分析及比较。 例2、 教材P197、P199页程序分析及比较。 《DSP原理及应用》总复习 第7章 片内外设、接口及应用 大纲要求: 基本内容:C54x的主机接口;C54x的定时器;C54x的串行口;C54x的中断系统。 教学重点:C54x的定时器的应用及编程;C54x的中断系统及编程应用。 教学难点:主机接口的基本原理和应用;多路缓冲串口的原理及编程应用。 基本要求:理解C54x的主机接口的基本原理;掌握C54x的定时器的应用及编程;掌握C54x的中断系统及编程应用。 第8章 硬件设计 大纲要求: 基本内容:硬件设计概述;DSP系统的基本设计;DSP的电平转换电路设计;DSP存储器和I/O的扩展;DSP与A/D和D/A转换器的接口;DSP的硬件设计实例。 教学重点:DSP系统的硬件基本设计;存储器和I/O
文档评论(0)