运算放大器的选择.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
运算放大器的选择

VFB型运算放大器的参数说明 重要静态参数-输入失调电压、失调电流,输入偏置电流,PSRR: 1、开环0输入时输出≠0-输入失调电压、电流的影响,调零弥补。 2、输入偏置电流IB:是输入级差分对管基极偏置电流的共模分量 =(IB1+IB2)/2,决定了运放的直流输入电阻的大小。如果IB大则信号源内阻可能影响运放工作点,同时输入失调电流及温漂也大。 3、电源电压抑制比PSRR:在线性区输入失调电压Vio随电源电压的 波动率,一般为2-20(V/V,所以各级电源须去耦以免增大Vio。 重要动态参数-单位增益带宽、电压摆率(Slew Rate)、开环增益、输出电压、电流额定范围: 单极点时小信号增益带宽积GBW处处相等,Audo*fH=Aud*f=fT;多极点时在20dB/dec折线段上Aud*f=Audo*fH,若fT也在该折线段上增益带宽积才=fT ,Audo、fH制造一致性均不太好,但fT较可靠。 大信号时振幅带宽积=SR/2π保持不变,振幅和对应的功率带宽(大信号无失真带宽)构成一对矛盾,保一方则另一方必受限,超限则失真。UOPP*FBW=SR/2π,UOPP为振幅的最大值-对称的输出饱和值(大小取决于运放型号及电源),对应的FBW必为最小的BWp。 open loop voltage gain-手册只给出直流或低频值Audo,一般为100~140dB=105~107 运算放大器的参数选择 按频率下限fL=0与否分为直流放大器与交流放大器: 直流应用时多级直流放大器之间只能直接耦合,要求前级的Q点稳定以免影响后级,但前级的零漂和温漂妨碍了这一点,因此必须选有调零端可方便调零和温漂小的运放,而输出噪声降为次要因素;反之交流应用时零漂和温漂可不必考虑,而输出噪声或其他指标上升为主要因素,比如高速宽带运放的使用。 集成运放的调零问题 由于集成运放输入失调电压和输入失调电流的影响,当运算放大器组成的线性电路输入信号为零时,输出往往不等于零。为了提高电路的运算精度,要求对失调电压和失调电流造成的误差进行补偿,这就是运算放大器的调零。常用的调零方法有内部调零和外部调零,而对于没有内部调零端子的集成运放,要采用外部调零方法。 运放外围电阻值的范围选择 VFB型运放和CFB型运放的区别 如果比较CFB型运放和VFB型运放,你会发现VFB型运放在某些方面可能具有一定优势。利用电流反馈拓扑可知输入偏置电流并没有系统地匹配,同相输入比反相输入阻抗更大—通常具有更低的输入偏置电流,反相输入偏置电流通常将比较大,如果偏置电流必须流过大阻值的电阻的话,这样做可能导致输入电压的偏移。 如果需要非常高精度的输入偏置电压,那么VFB型运放通常是较好的选择,但其输出电流小带载能力弱;CFB型运放则带载能力强。 CFB型运放的缓冲器配置需要一个反馈电阻,而VFB型运放可以采取直接短路连接。最后,在CFB型运放的反馈环路中,电容会引起不稳定,一些常用的电路拓扑不适合于CFB型运放,对于大多数这些电路,需要重新设计原理图以满足CFB型运放工作的要求。 集成运放的振荡问题 运算放大器是一个高增益的多级放大器,随着频率的上升附加相移会越来越大,可能使负反馈变成正反馈而满足振荡的相位条件,如果接成深度负反馈AF1又很容易满足振荡的幅度条件,从而产生自激振荡。为使放大器能稳定的工作,首先要避免元器件布局布线不合理带来的正反馈,要尽可能减小分布电容,降低各接地点之间的地线阻抗,然后才考虑进行内补偿或外加相位补偿网络以消除自激振荡。尤其是在CFB型运放等高速器件的应用中,要仔细考虑的事情之一就是电路板的布局布线设计。表面安装的陶瓷电源旁路电容要非常靠近该器件,典型距离小于3mm。 要尽可能地尝试采用表面贴装器件,这些器件提供最佳的性能并占用最小的电路板空间。电路板的布线应该保持尽可能地短,并应该调整其长宽以最小化寄生效应。在电源布线上,最坏的寄生特性是直流电阻和自感,所以电源布线要尽可能地宽。另一方面,输入和输出连接线常常承载非常小的电流,所以容性寄生效应U=It/C导致U上升缓慢,危害最大。对于长线传输信号最好采用受控阻抗和两端终接(匹配电阻)的传输线。 因为无法避免小量的寄生负载,CFB型运放的反馈电阻为特殊应用提供了放大器性能可调的灵活性。 下图是VFB型运放相位补偿的使用电路示例。 另外,防止其他电路的信号通过公共电源的内阻耦合进入运放造成他激低频振荡或高频振荡的措施是在集成运放的正、负供电电源的输入端对地分别加入一电解电容(10uF)和一高频滤波电容0.01~0.1uF。 电容的阻抗特性可在系统最敏感的频率上形成陷波滤波器。请参考下图中电容模型(C1)的阻抗特性。 非理想电容模型的阻抗在自谐振频率fO处下陷,自谐振时容抗和感抗互相抵消,只留下阻性分量。fO =1/2(

文档评论(0)

youshen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档