计算机组成原理总线系统剖析.ppt

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 总线系统 目录 6.1 总线的概念和结构形态 ——理解 6.2 总线接口 ——了解 6.3 总线的仲裁 ——理解 6.4 总线的定时和数据传送模式 ——了解 6.5 HOST总线和PCI总线 ——了解 6.6 InfiniBand标准 ——了解 考研大纲要求 (一) 总线概述 1. 总线的基本概念 2. 总线的分类 3. 总线的组成及性能指标 (二) 总线仲裁 1. 集中仲裁方式 2. 分布仲裁方式 (三) 总线操作和定时 1. 同步定时方式 2. 异步定时方式 (四) 总线标准 6.1 总线的概念和结构形态 6.1.1 总线的基本概念 6.1.2 总线的连接方式 6.1.3 总线的内部结构 6.1.4 总线结构实例 6.1.1 总线的基本概念 总线 构成计算机系统的互联机构,是系统内各功能部件之间进行信息传送的公共通路。 总线的分类 按连接部件分 内部总线、局部总线、系统总线、通信总线 按传送的信息分 数据总线、地址总线、控制总线 按传送信息分类的总线 地址总线 单向,三态总线,用于传送地址信息; 其位数决定可直接寻址的范围; 数据总线 双向,三态总线,用于传送数据信息 ; 其位数有8位、16位、32位、64位等; 控制总线 传送控制、状态信息; 位数不定。 按连接部件分类的总线 内部总线 各芯片内部逻辑器件的连接总线; 局部总线 CPU与其他部件的连接总线; 介于CPU内部总线和系统总线之间,可高速传输数据; 系统总线 计算机各功能部件的连接总线; 通信总线 微机系统与微机系统、其他设备之间的连接总线; 总线的物理实现 1、总线的特性 物理特性 总线的位数,总线插头、插座的形状,引脚的排列方式等; 功能特性 确定每一根总线的名称、定义、功能与逻辑关系等,如传送数据、地址、控制信号; 电气特性 规定每一根总线上信号的传送方向及有效电平范围等内容; 时间特性 总线上各信号有效的时序关系; 2、总线标准 总线的标准化 为保证总线的性能充分发挥以及兼容问题而提出的; 主要包括总线的各种特性、数据传输率、总线通信协议、仲裁协议等一系列规定和约定。 总线标准的来源 权威组织正式公布的标准; 实际存在的工业标准; 典型的标准总线 ISA、EISA、PCI等; 按总线标准设计的接口是通用接口。 3、总线的性能指标 总线宽度 一次总线操作中,最多可传送的数据位数。 总线周期 一次总线操作所需要的最小间隔时间。 总线周期与总线的时钟频率成反比,即T=1/f 总线带宽 单位时间内通过总线的数据位数,总线的数据传输率; 单位一般为MB/s。 课本P185【例1】 (1)某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是多少? 一个总线周期 T =1/f=1/(33×106) 一个总线周期的传送的数据量 D =4B 总线带宽Dr = D/T = D×1/T = D×f = 4B×33×106/s=132MB/s (2)如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz,则总线带宽是多少? 总线带宽Dr = D×f = 8B×66×106/s = 528MB/s 6.1.2 总线的连接方式 适配器:又称接口 实现高速CPU与低速外设之间工作速度上的匹配和同步,并完成计算机和外设之间的所有数据传送和控制。 单机系统中,总线结构的三种基本类型: 单总线结构 使用一条单一的系统总线来连接CPU、内存和I/O设备。 双总线结构 在CPU和主存之间专门设置了一组高速的存储总线。 三总线结构 在各外部设备与通道之间增加一组I/O总线。 多总线结构 通过桥将多总线彼此相连。 单总线结构 系统内的所有部件均由系统总线连接; 优点: 各部件之间可直接进行通信;系统易于扩充; 缺点: 总线负载重; 若有慢速设备,则会产生较大的时间延迟。 双总线结构 系统内的所有部件均由系统总线连接;在CPU和主存之间再专门设置了一组高速的存储总线。 特点: 保持了单总线的优点(简单、易扩充); 减轻了系统总线的工作负担,使CPU工作效率有所提高; 但增加了硬件成本。 三总线结构 系统总线负责连接CPU、主存、I/O通道;存储总线负责连接CPU与主存;I/O总线负责连接各I/O适配器。 特点: 设置了通道,对外设进行统一的管理,分担了CPU的工作。 提高了CPU工作效率,同时也最大限度的提高外设的工作速度。 但硬件成本进一步增加。 多总线结构 6.1.3 总线的内部结构 早期总线内部结构 实际是CPU芯片引脚的延伸;

文档评论(0)

三四五 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档