南理工eda2实验报告
EDA设计(二)
课程设计报告
姓 名 彭浩洋 学 号 1110200129 学院(系) 自动化学院 专 业 自动化 标 题 基于VHDL语言的数字秒表的实现
南京理工大学
2014年 10 月
基于VHDL语言的数字秒表的实现
[摘要]:随着电子技术与计算机技术的发展,熟练掌握和运用EDA技术已成为电子类及相关专业本科人才不可或缺的一项技能。电子信息产品随着科学技术的进步,其电子器件和设计方法更新换代的速度日新月异。实现这种进步的原因就是电子设计技术和电子制造技术的发展,其核心就是EDA技术,本文主要介绍用VHDL语言实现数字秒表设计。
[关键字]:EDA技术;VHDL语言;数字秒表
1 设计方案
1. 1 ? 系统功能要求
(1) 具有时钟秒表系统功能要求显示功能, 用6个数码管分别显示时、分、秒; 计时范围为:00: 00: 00~ 23: 59:59。
(2) 计时精度是1s;
(3) 具有启/ 停开关, 复位开关, 可以在任何情况下使用。
1. 2 ? 总体框图
根据系统设计要求, 系统的底层设计主要由六十进制计数器模块、二十四进制计数器模块、分频模块、LED显示模块组成。系统顶层设计图如图所示:
图1
图一中左边为三个输入信号en,clk,reset,分为启/ 停开关,时钟信号和复位开关。中间是从上倒下时count24,count60,c
原创力文档

文档评论(0)