- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA时钟毕业设计汇编
(2014届)
本科毕业设计(论文)资料
题 目 名 称: 基于FPGA的LED数显时钟 学 院(部): 电气与信息工程学院 专 业: 自动化 学 生 姓 名: 黄惠洁 班 级: 1002班 学号10401700605 指导教师姓名: 欧伟明 职称 教授 最终评定成绩:
湖南工业大学教务处
2014届
本科毕业设计(论文)资料
第一部分 毕业论文
(2014届)
本科毕业设计(论文)
学 院(部): 电气与信息工程学院 专 业: 自动化 学 生 姓 名: 黄惠洁 班 级: 1002班 学号10401700605 指导教师姓名: 欧伟明 职称 教授 最终评定成绩
2014年5月
摘 要
在对当前数字电子钟的开发手段进行了研究和对比后,最终决定选用EDA技术来实现这多功能的数字电子钟,并且以FPGA芯片为核心,设计一个具有计时、定闹、日历、测温等功能的单片机应用系统,以VHDL语言为系统逻辑描述手段进行程序的编写,在QuartusII工具软件环境下,采用数字电路实现对时、分、秒数字显示的计时装置仿真,使用震荡电路构成数字钟的秒信号来确保标准的1HZ时间信号准确稳定。由时基模块、计时模块、测温模块、显示及编译模块共同构成了一个基于FPGA的数字电子时钟。这样设计的优点是:电路简单、时间和温度精度高、编程容易、操作简单、性能可靠。
该数字电子钟可以应用于一般的工作和生活中,应用范围广,实用性强,还可以通过改装,增加新的功能、提高性能,给人们的工作和生活带来更多的方便。
关键词:数字电子钟,EDA技术,VHDL语言
ABSTRACT
On the current development of digital electronic clock means on the basis of the comparison and research, finally decided to use single chip microcomputer technology to realize the multifunction digital electronic clock, and the FPGA chip as the core, to design a timing, set alarm, calendar, temperature, and other functions of single-chip microcomputer application system, with VHDL language as the system logic description means, write in QuartusII tools software environment, adopting digital circuit implementation, minutes and seconds for fashion digital display timer, use a digital clock oscillation circuit to ensure a steady standard 1 hz time signal accurately. Module, timing module, display and tell the time by the clock module, the compiler module, temperature module together constitute a digital electronic clock based on FPGA. The advantage of this design is: simple circuit, time and temperatu
您可能关注的文档
最近下载
- JR-T 0014-2005 银行信息化通用代码集.pdf VIP
- 关于建设项目水影响评价报告编制费计列的说明起执行.docx VIP
- 上海三菱LEHY-MRL-II-SL 版本d无机房电梯随机出厂图样图册.pdf VIP
- 酒店管理专业人才培养方案_1(高职).pdf VIP
- 桥梁施工主桥施工方案设计.pdf VIP
- 沥青三大指标详解ppt课件.pptx VIP
- 第四版(2025)国际压力性损伤溃疡预防和治疗临床指南解读.docx VIP
- 高一英语语法填空专项训练100(附答案)及解析.pdf VIP
- (整理)肺癌中医临床路径及诊疗方案.pdf VIP
- 人工智能导论期末考试试卷(附答案).docx VIP
原创力文档


文档评论(0)